排序方式: 共有19条查询结果,搜索用时 15 毫秒
1.
2.
根据人耳的听觉感知特性,提出了一种基于子带滤波的优化语音增强方法。基于临界频带设计滤波器将输入信号分成若干子带,依据估计出的每个子带的短时信噪比来对相应子带的时域信号逐帧进行独立的自适应处理后再合成。语音增强性能评估结果表明,有效地去除背景噪声的同时还抑制了音乐噪声,减少了语音的听觉失真,提高了增强语音的可懂度。 相似文献
3.
数字处理多频记发器信号收发系统的算法与硬件实现 总被引:1,自引:1,他引:0
本文提出一种用数字方法处理多频信号的新算法,并介绍了这种算法硬件实现的概况。实验表明,高效率的算法与高效率的硬件设计相结合,使得用数字处理方法实现的多频信号收发系统在成本价格、体积、功耗、性能各方面都优于其它方法实现的系统。实验系统是可编程控制的,一套硬件既可以处理前向信号,又可以处理后向信号。测试表明,各项指标均已满足GB3971.3—83国标中的有关要求。实验系统是多路复用的,平均每路使用集成电路11片,大部分为74系列中规模电路和8位微处理器及其外围芯片,超大规模集成电路的用量每路平均不到0.2片。 相似文献
4.
用TMS320C50实现2Mbit/s七号信令链路控制终端 总被引:1,自引:0,他引:1
目前的七号信令网基本上基于64kbit/s的信令链路、随着移动,智能等电信新业务的逐渐引入,信令业务负荷不断增大,因而有必要在信令网中引入2Mbit/s的高速七号信令链路。本文在概要介绍2Mbit/s七号信令协信的基础上,介绍了一种基于TMS320C50的2Mbit/s信令链路控制终端的设计,并给出了设计中C50编程的一些方法和技巧。 相似文献
5.
着重讨论了采用新的基音提取方法来减少G,728建议的16kbit/sLD-CELP算法的解码器的工作量,以进一步提高这一算法实时处理的可能性,简要探讨了此算法对汉语这种有调语言的影响。 相似文献
6.
本系统采用高速单片机AVRATmega16和FPGAAlteraFlex10K10作为系统的核心,由数据采集模块、控制模块、示波器显示模块、掉电存储模块、键盘、LCD显示、RS232打印机接口等模块组成。该系统实现了任意路数(最多8路)、任意级数(最多3级)数字信号的触发,存储深度2Kbits/通道(触发前512bits,触发后1536bits),可在示波器(XY模式下)及LCD上显示波形并通过微型打印机打印出任意一屏的波形。此外,系统使用串行DataFlashAT45DB041,可存储256个用户波形。 相似文献
7.
8.
基于IP核的FPGA FFT算法模块的设计与实现 总被引:1,自引:0,他引:1
介绍了一种基于IP核的FFT算法的设计与实现方法。FFT IP核允许设置不同的计算参数与结构,可以方便灵活地实现FFT算法。详细分析了FFT IP核的各个参数的意义。研究结果表明,应用FFT IP核能够设计出符合不同性能要求的高性能的傅里叶变换处理模块,缩短开发周期,节约成本。 相似文献
9.
介绍了一种用单片PLD实现高速号信令链路控制的方法,给出了详细的结构图及管理说明,并举例说明发送和接收控制方法,具有很强的实用价值。 相似文献
10.
以数字集成电路的设计和应用为主要教学内容的数字电路课程,只有在教学内容、教学方法、实验内容、方法和工具等诸方面,不断地更新,才可能使培养的学生走出校门后,较快地胜任有关的技术工作。本文介绍了现代数字电路的发展情况和设计技术发展情况,并据此从实用的角度提出了有关数字电路教学改革的一些建议,并介绍了有关教学实验的结果。 相似文献