排序方式: 共有10条查询结果,搜索用时 0 毫秒
1
1.
针对传统全差分运算放大器电路存在输入输出摆幅小和共模抑制比低的问题,提出了一种高共模抑制比轨到轨全差分运算放大器电路。电路的输入级采用基于电流补偿技术的互补差分输入对,实现较大的输入信号摆幅;中间级采用折叠式共源共栅结构,获得较大的增益和输出摆幅;输出级采用共模反馈环路控制的A类输出结构,同时对共模反馈环路进行密勒补偿,提高电路的共模抑制比和环路稳定性。提出的全差分运算放大器电路基于中芯国际(SMIC) 0.13μm CMOS工艺设计,结果表明,该电路在3.3 V供电电压下,负载电容为5 pF时,可实现轨到轨的输入输出信号摆幅;当输入共模电平为1.65 V时,直流增益为108.9 dB,相位裕度为77.5°,单位增益带宽为12.71 MHz;共模反馈环路增益为97.7 dB,相位裕度为71.3°;共模抑制比为237.7 dB,电源抑制比为209.6 dB,等效输入参考噪声为37.9 nV/Hz1/2@100 kHz。 相似文献
2.
3.
1 引言 “人工电子耳蜗电路”是通过电脉冲信号的刺激,帮助耳聋者听到正常声音的器件。电路芯片流片成功之后,需要进行功能测试,测试码可由“硬件”方法产生,也可由软件方法生成。本文介绍采用软件生成人工电子耳蜗电路测试码的方法。 2 测试码的要求 相似文献
4.
基于SMIC 0.18 um BCD工艺,采用自适应功率管技术和直接电压尖峰检测技术,设计了一种瞬态响应增强的无片外电容低压差线性稳压器。瞬态增强电路采用对称的频率补偿网络提高功率管瞬时摆率,抑制下冲;采用PMOS管组成的电荷泄放通路减小系统瞬时输出阻抗,抑制上冲。仿真结果显示:输入电压为3.5~4.5 V、漏失电压为100 m V时,系统最大输出电流为100 m A;线性调整率为0.04 mV/V,负载调整率为7.33 mV/A。负载电流在0~100 m A@1 us跳变时,上冲、下冲电压小于130 m V,建立时间小于1 us。 相似文献
5.
6.
本文提出了一种双模式调制技术,以提高宽负载范围内降压型DC-DC转换器的转换效率。采用自适应导通时间电路(AOT)和斜坡信号VRAMP产生电路来维持转换器连续导通时间(CCM)工作模式下开关频率基本稳定;利用过零检测电路来检测电感电流,当电感电流过零时,能及时关断续流管,降低开关损耗,进一步提升轻载转换效率。该DC-DC基于SMIC 0.18 um BCD工艺进行电路仿真验证,该电路可在0~3A宽负载范围内正常工作,在输入电压3~5V范围内,PFM模式下输出电压纹波小于5.2mV,1m A负载下转换效率为87.37%。在PWM模式下输出电压纹波小于2.8mV,3A负载下最低转换效率为84.24%。峰值效率可达94.91%,全负载范围内转换效率大于84%。 相似文献
7.
8.
9.
10.
提出了一种恒跨导输入输出轨对轨带有连续时间共模反馈的全差分运算放大器。输入级互补差分对采用交叉导通实现输入总跨导在整个共模输入范围内保持恒定;中间级采用折叠共源共栅结构实现高增益和满摆幅。同时设计了一种连续时间共模反馈电路搭配A类输出结构,使FDA能够在大摆幅和高阻抗的系统下工作。基于SMIC 0.18 μm工艺对设计的FDA进行仿真验证与版图绘制,该电路在电源电压3.3 V,负载电容5 pF时,直流增益92.2 dB,单位增益带宽5.55 MHz,输入输出轨到轨范围接近100%,输入级跨导变化率仅4.53%,建立时间分别为218和195.7 ns,其对应的压摆率分别为15和16.7 V/μs。 相似文献
1