排序方式: 共有21条查询结果,搜索用时 15 毫秒
1.
一种随机并行算法及其在VLSI布图中的应用 总被引:4,自引:0,他引:4
在VLSI布图中,有许多可以归结为组合优化的问题,用传统方法解决这类问题时,很容易陷入局部极值.利用一种随机并行算法-Alopex算法,通过将VLSI布图中的一些问题公式化,并选择适当的退火策略和参数值来寻找一个代价函数的全局极值以得到最佳结果.通过实例进行了验证,得到了比较好的结果. 相似文献
2.
3.
4.
5.
6.
本文针对数字式细胞神经网络(DCNN)的应用,给出了DCNN模板的设计方法,即不等式构造法,并提出一个基于松弛法的DCNN有教师学习算法,为DCNN的设计提供了理论根据。在连通片检测等应用中的模拟表明了算法的有效性和正确性。 相似文献
7.
一个随机并行算法的收敛性分析 总被引:5,自引:0,他引:5
乔长阁 《数值计算与计算机应用》1996,(4)
一个随机并行算法的收敛性分析乔长阁(清华大学计算机科学与技术系)CONVERGENCEANALYSISOFASTOCHASTICPARALLELALGORITHM¥QiaoChangge(DepartmentofComputerScienceTech... 相似文献
8.
功耗和时延双重驱动的VLSI布局算法 总被引:3,自引:2,他引:1
针对超大规模的门阵列和标准单元电路,本文提出一种功耗和时延双重驱动的VLSI布局算法.以往发表的布局算法中,很少能够同时处理功耗和时延的双重约束.在以往的时延驱动布局算法中,仅有一个算法[3]能够处理超大规模的电路;该算法尚存在以下问题:1)其基本思想只能处理组合电路;2)延迟模型过于简单,因而不适合深亚微米工艺;3)该算法不是基于全路径的.我们的算法克服了这些问题,能够精确地控制最长路径延迟,同时保证优秀的布局质量和功耗的均匀分布.而且,对于超大规模的电路,我们的算法是同类算法中最快的. 相似文献
9.
CMOS驱动电路中信号延迟的精确计算 总被引:1,自引:0,他引:1
本文提出了树形网络CMOS驱动电路中信号延迟相对精确的计算表达式,它考虑了不同延迟定义下CMOS驱动电路等老头儿 导通电阻及负功电容的影响,可用于VLSI互连延迟的计算及时间驱动布图系统信号延迟计算中。 相似文献
10.