首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   538篇
  免费   41篇
  国内免费   29篇
工业技术   608篇
  2024年   2篇
  2023年   12篇
  2022年   7篇
  2021年   15篇
  2020年   14篇
  2019年   18篇
  2018年   17篇
  2017年   7篇
  2016年   3篇
  2015年   22篇
  2014年   25篇
  2013年   15篇
  2012年   20篇
  2011年   19篇
  2010年   44篇
  2009年   24篇
  2008年   20篇
  2007年   28篇
  2006年   37篇
  2005年   35篇
  2004年   41篇
  2003年   36篇
  2002年   13篇
  2001年   26篇
  2000年   19篇
  1999年   10篇
  1998年   11篇
  1997年   5篇
  1996年   17篇
  1995年   7篇
  1994年   8篇
  1993年   5篇
  1992年   3篇
  1991年   7篇
  1990年   10篇
  1989年   1篇
  1987年   2篇
  1981年   1篇
  1980年   1篇
  1967年   1篇
排序方式: 共有608条查询结果,搜索用时 15 毫秒
61.
比例控制技术在液压系统节能及远程、精密控制中起着重要的作用。近年来,国内生产厂家同科研单位合作,生产出了不少比例压力阀(比例溢流阀)和比例流量阀(比例调速阀)并被应用。在这些阀中,基本上是以比例溢流和比例节流的形式,分别控制系统的压力和流量。它们的工作原理一般为:  相似文献   
62.
《建设工程工程量清单计价规范》对施工监理的影响   总被引:1,自引:0,他引:1  
冯军 《建设监理》2004,(1):35-36
通过对《建设工程工程量清单计价规范》指导思想的分析,阐述了该规范对施工监理工作范围、内容、深度的影响;同时浅析了监理工程师在实践中需注意的问题。  相似文献   
63.
10Gb/s 0.18μm CMOS光接收机前端放大电路   总被引:2,自引:0,他引:2  
金杰  冯军  王志功 《光通信技术》2003,27(12):44-46
介绍了利用TSMC 0.18μm CMON工艺设计的应用于SDH STM-64速率级(10Gb/s)光接收机前端放大电路。该电路由前置放大器和作为主放大器的限幅放大器构成,其中前置放大器采用RGC形式的互阻放大器实现,限幅放大器采用改进的Cherry—Hooper结构。模拟结果表明该电路可以工作在10Gb/s速率上。  相似文献   
64.
以移动AdHoc网络(MobileAdHocNetworks)的接入技术为研究对象,介绍了该网络的特点及其采用的各种接入技术,并以双忙音多址(DBTMA)和RTS/CTS两种接入技术为例,比较了它们对网络性能的影响,最后是对MANET接入技术的总结。  相似文献   
65.
900MHz CMOS锁相环/频率综合器   总被引:1,自引:1,他引:0  
胡艳  王志功  冯军  熊明珍 《半导体学报》2003,24(12):1250-1254
采用TSMC 0 .2 5μm CMOS技术设计实现了高速低功耗光纤通信用限幅放大器.该放大器采用有源电感负载技术和放大器直接耦合技术以提高增益,拓展带宽,降低功耗并保持了良好的噪声性能.电路采用3.3V单电源供电,电路增益可达5 0 d B,输入动态范围小于5 m Vpp,最高工作速率可达7Gb/ s,均方根抖动小于0 .0 3UI.此外核心电路功耗小于4 0 m W,芯片面积仅为0 .70 mm×0 .70 m m.可满足2 .5 ,3.12 5和5 Gb/ s三个速率级的光纤通信系统的要求.  相似文献   
66.
67.
本文介绍了通信对抗系统显控软件设计中的一些设计原则、要求、技巧。  相似文献   
68.
69.
利用法国OMMIC公司的0.2μm GaAs PHEMT工艺,设计实现了一个36GHz压控振荡器电路.该电路采用完全差分的调谐振荡器结构,通过引进容性源极耦合差动电流放大器和调谐负载电路,提高了电路的性能.测试表明:该压控振荡器中心频率为36GHz,调谐范围约为800MHz,在偏离中心频率10MHz处的单边带相位噪声为-98.83dBc/Hz.芯片面积为0.5mm×1mm,采用-5V单电源供电,核心单元功耗约为200mW.  相似文献   
70.
张超  冯军 《微电子学》2005,35(2):185-188
介绍了一种高速CMOS闪烁型(并行)A/D转换器的设计.采用分块化设计的方法,分别对各个模块的参数指标进行优化,并通过数字方法进行修正,实现了很高的信噪比.芯片的工作电压为1.8 V,最大采样率1.6 GHz,全速采样功耗210 mW,芯片有源区面积为0.75 mm×0.74 mm,采用TSMC 0.18 μm CMOS工艺实现.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号