排序方式: 共有159条查询结果,搜索用时 0 毫秒
91.
利用排队论分析嵌入式多任务系统的性能 总被引:1,自引:0,他引:1
最长响应时间、最短响应时间和平均响应时间是嵌入式系统的几个性能指标,对一些不要求满足实时要求的应用(如打印机、路由器等),其平均性能更重要。拟利用排队论来分析嵌入式多任务系统的平均性能,为系统设计、验证、决策和优化提供参考依据。 相似文献
92.
简要介绍了一个32位RISC微处理器芯片ARS03的体系结构,阐述了处理器内部各个模块的功能。着重讨论了其中的Load/Store部件的设计,以及对关键路径的优化措施。Verilog仿真、综合和静态时序分析的的结果表明设计达到了预定要求。目前ARS03微处理器已经进入后端流程,不久就将使用0.25微米的工艺进行流片。 相似文献
93.
本文讨论了系统性能模型在体系结构设计中的作用,研究了高性能微处理器的性能仿真模型设计技术。系统是基于i960KA指令集,以超标量流水线技术为基础,取代i960KA的原有的5级流水线,采有高层次硬件描述语言实现。 相似文献
94.
95.
论文针对现有的移动代理系统对移动代理的控制能力较差的弱点,提出了基于策略的移动代理的控制方式,采用这种方式不但可以提高代理的可控性,同时还由于代理的功能部分和管理部分的分离而提高了代理的重用性。文中提出了一个基于策略的移动代理系统的框架,并对策略的声明、MA的重用和策略的执行等进行了重点阐述。 相似文献
96.
修改芯片中的电路拓扑结构以及版图结构实现抗辐射性能,并最终通过商用半导体工艺制造线生产抗辐射芯片是目前抗辐射设计的一个重要思路。论文结合双互锁单元技术(DICE)、空间冗余技术(TMR)、时间滤波技术(TS)和RC滤波技术4种加固技术,完成抗辐射D触发器单元设计。最后通过理论分析和模拟仿真验证其抗辐射性能。 相似文献
97.
合理的设计二级Cache是有效地减少多核多线程处理器存储器访问延迟的方法。针对现有的多核多线程处理器,讨论了二级Cache的混合预取结构设计方案。通过详细设计和仿真分析,结果表明混合预取结构可有效提高处理器的整体性能。特别是采用不命中混合预取结构的二级Cache性能更佳,适合满足此类结构的多核多线程处理器需求。 相似文献
98.
99.
手机用TFT-LCD驱动芯片内置SRAM的研究与设计 总被引:2,自引:9,他引:2
内置单端口SRAM是单片集成的TFT-LCD驱动控制电路芯片中的重要模块,主要功能是存储CPU送来的一帧画面的显示图像数据以及输出数据到显示单元,其主要性能指标是存储速度和消耗功率。文章讨论了内置SRAM的分块存储结构,阐述了SRAM存储单元的设计方法。在预充电路的设计中采用了分块预充机制,既节省了功耗又保证了预充时间,同时提出了预充时位线电荷再利用设计方案,使得预充电功耗降低了1/2左右。采用0.25μmCMOS工艺设计并实现了TFT-LCD驱动控制电路芯片中的SRAM模块,其容量为418kbits。NanoSim仿真结果表明,SRAM存储单元的读写时间小于8ns,当访存时钟频率为3.8MHz时,静态功耗为0.9mW,动态功耗小于3mW。 相似文献
100.
龙芯3A处理器具有高性能低功耗的优点,在高性能计算、个人桌面应用、工业控制、高性能嵌入式等领域都有广阔的应用前景.目前龙芯系列平台大都是基于Linux系统,但在工业控制、高性能嵌入式等领域,高实时性和高可靠性的VxWorks才是比较理想的选择.在分析了VxWorks移植的主要内容基础上,详细研究了龙芯3A的VxWorks移植方法.针对具体工业应用,设计了一种基于龙芯3A的工控平台,并实现了对该平台的VxWorks移植.经过在龙芯3A开发板上的验证是可行的. 相似文献