全文获取类型
收费全文 | 136篇 |
免费 | 41篇 |
国内免费 | 16篇 |
学科分类
工业技术 | 193篇 |
出版年
2024年 | 1篇 |
2023年 | 1篇 |
2022年 | 1篇 |
2020年 | 8篇 |
2019年 | 2篇 |
2018年 | 4篇 |
2017年 | 3篇 |
2016年 | 1篇 |
2014年 | 3篇 |
2013年 | 2篇 |
2012年 | 4篇 |
2011年 | 5篇 |
2010年 | 17篇 |
2009年 | 13篇 |
2008年 | 25篇 |
2007年 | 23篇 |
2006年 | 16篇 |
2005年 | 10篇 |
2004年 | 13篇 |
2003年 | 7篇 |
2002年 | 6篇 |
2001年 | 7篇 |
2000年 | 5篇 |
1999年 | 4篇 |
1998年 | 4篇 |
1997年 | 2篇 |
1996年 | 1篇 |
1995年 | 1篇 |
1994年 | 2篇 |
1992年 | 2篇 |
排序方式: 共有193条查询结果,搜索用时 15 毫秒
11.
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC).由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度.本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm× 1.3 mm.40 MHz工作时,平均功耗为33.68 mW.输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB. 相似文献
12.
13.
14.
15.
采用片外谐振网络和多VCO的结构设计了一个宽带CMOS VCO,并采用一种新型的电荷泵式自动幅度控制电路,确保了VCO在整个带宽内的可靠性。基于Chartered 0.25μm CMOS工艺的测试结果表明,该VCO的频率能够覆盖75~900 MHz,单边带相位噪声最佳值达到了-92 dBc/Hz@10 kHz。 相似文献
16.
17.
18.
19.
CMOS集成电路中电源和地之间的ESD保护电路设计 总被引:3,自引:1,他引:3
讨论了3种常用的CMOS集成电路电源和地之间的ESD保护电路,分别介绍了它们的电路结构以及设计考虑,并用Hspice对其中利用晶体管延时的电源和地的保护电路在ESD脉冲和正常工作两种情况下的工作进行了模拟验证。结论证明:在ESD脉冲下,该保护电路的导通时间为380ns;在正常工作时。该保护电路不会导通.因此这种利用晶体管延时的保护电路完全可以作为CMOS集成电路电源和地之间的ESD保护电路。 相似文献
20.
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc. 相似文献