首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   136篇
  免费   41篇
  国内免费   16篇
工业技术   193篇
  2024年   1篇
  2023年   1篇
  2022年   1篇
  2020年   8篇
  2019年   2篇
  2018年   4篇
  2017年   3篇
  2016年   1篇
  2014年   3篇
  2013年   2篇
  2012年   4篇
  2011年   5篇
  2010年   17篇
  2009年   13篇
  2008年   25篇
  2007年   23篇
  2006年   16篇
  2005年   10篇
  2004年   13篇
  2003年   7篇
  2002年   6篇
  2001年   7篇
  2000年   5篇
  1999年   4篇
  1998年   4篇
  1997年   2篇
  1996年   1篇
  1995年   1篇
  1994年   2篇
  1992年   2篇
排序方式: 共有193条查询结果,搜索用时 15 毫秒
11.
殷勤  戚韬  吴光林  吴建辉   《电子器件》2006,29(4):1126-1130
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC).由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度.本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm× 1.3 mm.40 MHz工作时,平均功耗为33.68 mW.输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB.  相似文献   
12.
李雪刚  吴建辉   《电子器件》2008,31(2):500-502
利用BiCMOS工艺设计了一种高线性度下变频混频器.在此变频混频器的设计中结合了双极型工艺在射频段的高性能以及MOS工艺的高线性度,并利用其对传统的吉尔伯特单元进行了优化.基于JAZZ 0.35μm标准BiCMOS SBC35工艺设计参数对混频器进行了设计和仿真,仿真结果表明该混频器获得了良好的性能指标,转换增益为9.3 dB,输入3阶互调点达到了16 dBm,在5 V单电源下消耗1.9 mA的电流.  相似文献   
13.
HDTV解调芯片中RS解码器的设计与实现   总被引:1,自引:1,他引:0  
吴俊  吴建辉  张萌  李晶晶   《电子器件》2007,30(1):140-143
采用 Berlekamp-Massey(BM)算法设计了符合DVB-C标准的RS(204,188)解码器,同时采用SRAM作为缓存和时分复用等方法,减小了电路规模和硬件结构的复杂性,设计的电路能够对每帧数据(204字节)中不多于8个字节的错误进行检查和纠正,并且能达到28.8 MHz的工作频率,符合HDTV解调芯片的性能要求.  相似文献   
14.
尹莉  恽廷华  唐守龙  吴建辉   《电子器件》2007,30(1):132-135
设计了一种高线性度的宽带CMOS全差分放大器,输入级采用带有电阻共模负反馈的差分电路,输出级则由推挽跨导运算放大器及其反馈环路组成.采用输入级源退化电阻及输出级负反馈技术,使得差分输出峰峰值为1 V时三阶谐波失真达到-60 dB.同时利用反馈环路中反馈电容的欠阻尼滞后补偿作用,使放大器的带宽增大了15%.测试结果表明,在0.25 μmCMOS工艺下,该放大器-3 dB带宽达到150 MHz,噪声系数小于14 dB.  相似文献   
15.
采用片外谐振网络和多VCO的结构设计了一个宽带CMOS VCO,并采用一种新型的电荷泵式自动幅度控制电路,确保了VCO在整个带宽内的可靠性。基于Chartered 0.25μm CMOS工艺的测试结果表明,该VCO的频率能够覆盖75~900 MHz,单边带相位噪声最佳值达到了-92 dBc/Hz@10 kHz。  相似文献   
16.
闫道中  张萌  邓青  吴建辉   《电子器件》2008,31(2):702-704
采用一种具有增益补偿的自适应均衡器的设计方法,可直接利用均衡器产生的误差自适应地补偿输入信号,不需要单独的自动增益控制电路,有效地减小了QAM解调器的复杂度.MATLAB系统仿真结果表明,采用这种方法设计的自适应均衡电路能够在接收端纠正传播过程中的信号畸变.  相似文献   
17.
本文提出了偏置栅MOS管漂移区离子注入剂量对表面电压和PN结边界电场两者关系的一种新的分析模型,借助数学推导得到该模型的计算方程,通过仿真曲线图能清楚地看到它们之间的变化关系,同时说明提高偏置栅MOS管击穿电压的方法。  相似文献   
18.
对数字有线电视调谐器中带有源滤波器结构的锁相环进行分析,深入研究了锁定时间与环路参数的关系,在推导环路相位误差的基础上,提出了一种计算环路锁定时间的方法,并给出具体的计算公式。计算结果与仿真/测试结果比较吻合,说明得到的公式能准确计算出锁定时间,而且可以直观地反映锁定时间与环路参数之间的关系。  相似文献   
19.
CMOS集成电路中电源和地之间的ESD保护电路设计   总被引:3,自引:1,他引:3  
讨论了3种常用的CMOS集成电路电源和地之间的ESD保护电路,分别介绍了它们的电路结构以及设计考虑,并用Hspice对其中利用晶体管延时的电源和地的保护电路在ESD脉冲和正常工作两种情况下的工作进行了模拟验证。结论证明:在ESD脉冲下,该保护电路的导通时间为380ns;在正常工作时。该保护电路不会导通.因此这种利用晶体管延时的保护电路完全可以作为CMOS集成电路电源和地之间的ESD保护电路。  相似文献   
20.
陈作添  吴烜  唐守龙  吴建辉 《半导体学报》2006,27(10):1838-1843
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号