全文获取类型
收费全文 | 4744篇 |
免费 | 377篇 |
国内免费 | 186篇 |
学科分类
工业技术 | 5307篇 |
出版年
2024年 | 23篇 |
2023年 | 84篇 |
2022年 | 143篇 |
2021年 | 192篇 |
2020年 | 122篇 |
2019年 | 112篇 |
2018年 | 127篇 |
2017年 | 134篇 |
2016年 | 123篇 |
2015年 | 202篇 |
2014年 | 217篇 |
2013年 | 282篇 |
2012年 | 328篇 |
2011年 | 343篇 |
2010年 | 262篇 |
2009年 | 264篇 |
2008年 | 232篇 |
2007年 | 208篇 |
2006年 | 241篇 |
2005年 | 216篇 |
2004年 | 150篇 |
2003年 | 137篇 |
2002年 | 105篇 |
2001年 | 96篇 |
2000年 | 133篇 |
1999年 | 179篇 |
1998年 | 126篇 |
1997年 | 109篇 |
1996年 | 103篇 |
1995年 | 65篇 |
1994年 | 72篇 |
1993年 | 48篇 |
1992年 | 34篇 |
1991年 | 21篇 |
1990年 | 19篇 |
1989年 | 19篇 |
1988年 | 14篇 |
1987年 | 3篇 |
1986年 | 4篇 |
1985年 | 2篇 |
1984年 | 5篇 |
1983年 | 2篇 |
1982年 | 1篇 |
1981年 | 1篇 |
1980年 | 3篇 |
1979年 | 1篇 |
排序方式: 共有5307条查询结果,搜索用时 15 毫秒
1.
2.
Yen-Jen Chang Shanq-Jang Ruan Feipei Lai 《Very Large Scale Integration (VLSI) Systems, IEEE Transactions on》2003,11(4):568-580
Power consumption is an increasingly pressing problem in modern processor design. Since the on-chip caches usually consume a significant amount of power, it is one of the most attractive targets for power reduction. This paper presents a two-level filter scheme, which consists of the L1 and L2 filters, to reduce the power consumption of the on-chip cache. The main idea of the proposed scheme is motivated by the substantial unnecessary activities in conventional cache architecture. We use a single block buffer as the L1 filter to eliminate the unnecessary cache accesses. In the L2 filter, we then propose a new sentry-tag architecture to further filter out the unnecessary way activities in case of the L1 filter miss. We use SimpleScalar to simulate the SPEC2000 benchmarks and perform the HSPICE simulations to evaluate the proposed architecture. Experimental results show that the two-level filter scheme can effectively reduce the cache power consumption by eliminating most unnecessary cache activities, while the compromise of system performance is negligible. Compared to a conventional instruction cache (32 kB, two-way) implemented with only the L1 filter, the use of a two-level filter can result in roughly 30% reduction in total cache power consumption. Similarly, compared to a conventional data cache (32 kB, four-way) implemented with only the L1 filter, the total cache power reduction is approximately 46%. 相似文献
3.
本文用大变形刚塑性有限元模拟正方形板料在方冲头拉延下的凸缘变形过程,并以所获得的工件形状与金属流动方向为依据,对初始板料形状进行修正。对修正后的坯料形状进行二次模拟,获得了与给定凸缘形状基本吻合的拉延件形状。文中对不同凸缘圆角对极料优化形状的影响作了计算,讨论了在保证边界轮廓位置不变的条件下网格划分的方法。 相似文献
4.
用毛细管流变仪研究了乙基纤维素(EC)及其高密度聚乙烯(HDPE)复合物,纤维素芳族酯(CAE)及其聚碳酸酯(PC)复合物的剪切流变特性和机理。结果表明,EC对HDPE/EC复合物的粘度影响不大,而少量(5%)CAE的加入使PC/CAE复合物粘度大大下降,且复合物流变曲线呈现新的特征。 相似文献
5.
6.
7.
天线方向图的复射线仿真 总被引:1,自引:0,他引:1
根据复射线理论,利用复源点高斯波束场来模拟天线的远场方向图。本文提出三种模拟方法,即主瓣匹配法,峰值匹配法和逐点匹配法,给出了多种方向图的仿真结果。数值分析和优化结果表明,复射线峰值匹配法是一种精确实用的天线方向图仿真技术。 相似文献
8.
Zeng Yanwei Xue Wanrong A. Benedetti G. Fagherazzi 《Journal of Materials Science》1994,29(4):1045-1050
By using the X-ray diffraction profile-fitting technique, the microstructures of Sm, Mn-modified PbTiO3 piezoelectric ceramic discs, including ferroelectric domain sizes, microstrains, and their variations with the poling strength have been quantitatively investigated. The results manifest that the modified PbTiO3 ceramics contain a high density of domain walls due to the presence of finely-divided coherent domain structures (tens of nanometres in dimension). The poling treament can evidently influence the domain-size distribution, with a more homogeneous microstructure being developed; however, it simultaneously causes high anisotropic microstrains within the structure which, together with the high density of domain walls, is expected to be responsible for the unusual high electromechanical coupling properties possessed by this material. 相似文献
9.
介绍了用自顶向下的结构化方法进行科研项目管理信息系统设计的过程。该系统的应用节省了大量人力、物力和财力,提高了企业科研项目管理水平。 相似文献
10.