首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到12条相似文献,搜索用时 140 毫秒
1.
本文运用高斯定律得出多晶SiGe栅应变Si nMOSFET的准二维阈值电压模型,并从电流密度方程出发建立了小尺寸应变Si nMOS器件的I-V特性模型.对所得模型进行计算分析,得出沟道Ge组分、多晶Si1-yGey栅Ge组分、栅氧化层厚度、应变Si层厚度、栅长以及掺杂浓度对阈值电压的影响.运用二维器件模拟器对器件表面势和I-V特性进行了仿真,所得结果与模型仿真结果一致,从而证明了模型的正确性. 关键词: 多晶SiGe栅 高斯定理 阈值电压 速度过冲  相似文献   

2.
针对具有poly-Si1-x Ge x栅的应变Si Ge p型金属氧化物半导体场效应晶体管(PMOSFET),研究了其垂直电势与电场分布,建立了考虑栅耗尽的poly-Si1-x Ge x栅情况下该器件的等效栅氧化层厚度模型,并利用该模型分析了poly-Si1-x Ge x栅及应变Si Ge层中Ge组分对等效氧化层厚度的影响.研究了应变Si Ge PMOSFET热载流子产生的机理及其对器件性能的影响,以及引起应变Si Ge PMOSFET阈值电压漂移的机理,并建立了该器件阈值电压漂移模型,揭示了器件阈值电压漂移随电应力施加时间、栅极电压、polySi1-x Ge x栅及应变Si Ge层中Ge组分的变化关系.并在此基础上进行了实验验证,在电应力施加10000 s时,阈值电压漂移0.032 V,与模拟结果基本一致,为应变Si Ge PMOSFET及相关电路的设计与制造提供了重要的理论与实践基础.  相似文献   

3.
李立  刘红侠  杨兆年 《物理学报》2012,61(16):166101-166101
Si材料中较低的空穴迁移率限制了Si互补金属氧化物半导体器 件在高频领域的应用. 针对SiGe p型金属氧化物半导体场效应管(PMOSFET)结构, 通过求解纵向一维泊松方程,得到了器件的纵向电势分布, 并在此基础上建立了器件的阈值电压模型,讨论了Ge组分、缓冲层厚度、 Si帽层厚度和衬底掺杂对阈值电压的影响.由于SiGe沟道层较薄, 计算中考虑了该层价带势阱中的量子化效应. 当栅电压绝对值过大时, 由于能带弯曲和能级分裂造成SiGe沟道层中的空穴会越过势垒到达Si/SiO2界面, 从而引起器件性能的退化. 建立了量子阱SiGe PMOSFET沟道层的空穴面密度模型, 提出了最大工作栅电压的概念, 对由栅电压引起的沟道饱和进行了计算和分析. 研究结果表明,器件的阈值电压和最大工作栅压与SiGe层Ge组分关系密切, Ge组分的适当提高可以使器件工作栅电压范围有效增大.  相似文献   

4.
辛艳辉  刘红侠  王树龙  范小娇 《物理学报》2014,63(24):248502-248502
提出了一种堆叠栅介质对称双栅单Halo应变Si金属氧化物半导体场效应管(metal-oxide semiconductor field effect transistor,MOSFET)新器件结构.采用分区的抛物线电势近似法和通用边界条件求解二维泊松方程,建立了全耗尽条件下的表面势和阈值电压的解析模型.该结构的应变硅沟道有两个掺杂区域,和常规双栅器件(均匀掺杂沟道)比较,沟道表面势呈阶梯电势分布,能进一步提高载流子迁移率;探讨了漏源电压对短沟道效应的影响;分析得到阈值电压随缓冲层Ge组分的提高而降低,随堆叠栅介质高k层介电常数的增大而增大,随源端应变硅沟道掺杂浓度的升高而增大,并解释了其物理机理.分析结果表明:该新结构器件能够更好地减小阈值电压漂移,抑制短沟道效应,为纳米领域MOSFET器件设计提供了指导.  相似文献   

5.
李劲  刘红侠  李斌  曹磊  袁博 《物理学报》2010,59(11):8131-8136
在结合应变Si,高k栅和SOI结构三者的优点的基础上,提出了一种新型的高k栅介质应变Si全耗尽SOI MOSFET结构.通过求解二维泊松方程建立了该新结构的二维阈值电压模型,在该模型中考虑了影响阈值电压的主要参数.分析了阈值电压与弛豫层中的Ge组分、应变Si层厚度的关系.研究结果表明阈值电压随弛豫层中Ge组分的提高和应变Si层的厚度增加而降低.此外,还分析了阈值电压与高k栅介质的介电常数和应变Si层的掺杂浓度的关系.研究结果表明阈值电压随高k介质的介 关键词: 应变Si k栅')" href="#">高k栅 短沟道效应 漏致势垒降低  相似文献   

6.
屈江涛  张鹤鸣  王冠宇  王晓艳  胡辉勇 《物理学报》2011,60(5):58502-058502
本文基于多晶SiGe栅量子阱SiGe pMOSFET器件物理,考虑沟道反型时自由载流子对器件纵向电势的影响,通过求解泊松方程,建立了p+多晶SiGe栅量子阱沟道pMOS阈值电压和表面寄生沟道开启电压模型.应用MATLAB对该器件模型进行了数值分析,讨论了多晶Si1-yGey栅Ge组分、Si1-xGex量子阱沟道Ge组分、栅氧化层厚度、Si帽层厚度、沟道区掺杂浓度和 关键词: 多晶SiGe栅 寄生沟道 量子阱沟道 阈值电压  相似文献   

7.
刘翔宇  胡辉勇  张鹤鸣  宣荣喜  宋建军  舒斌  王斌  王萌 《物理学报》2014,63(23):237302-237302
针对具有poly-Si1-xGex栅的应变SiGe p型金属氧化物半导体场效应晶体管(PMOSFET), 研究了其垂直电势与电场分布, 建立了考虑栅耗尽的poly-Si1-xGex栅情况下该器件的等效栅氧化层厚度模型, 并利用该模型分析了poly-Si1-xGex栅及应变SiGe层中Ge组分对等效氧化层厚度的影响. 研究了应变SiGe PMOSFET热载流子产生的机理及其对器件性能的影响, 以及引起应变SiGe PMOSFET阈值电压漂移的机理, 并建立了该器件阈值电压漂移模型, 揭示了器件阈值电压漂移随电应力施加时间、栅极电压、poly-Si1-xGex栅及应变SiGe层中Ge组分的变化关系. 并在此基础上进行了实验验证, 在电应力施加10000 s时, 阈值电压漂移0.032 V, 与模拟结果基本一致, 为应变SiGe PMOSFET及相关电路的设计与制造提供了重要的理论与实践基础. 关键词: 应变SiGep型金属氧化物半导体场效应晶体管 1-xGex栅')" href="#">poly-Si1-xGex栅 热载流子 阈值电压  相似文献   

8.
王冠宇  张鹤鸣  王晓艳  吴铁峰  王斌 《物理学报》2011,60(7):77106-077106
本文基于二维泊松方程,建立了适用于亚100 nm应变Si/SiGe nMOSFET的阈值电压理论模型.为了保证该模型的准确性,同时考虑了器件尺寸减小所导致的物理效应,如短沟道效应,量子化效应等.通过将模型的计算结果与二维器件模拟器ISE的仿真结果进行对比分析,证明了本文提出的模型的正确性.最后,还讨论了亚100 nm器件中常规工艺对阈值电压的影响.该模型为亚100 nm小尺寸应变Si器件的分析设计提供了一定的参考. 关键词: 亚100nm 应变Si/SiGe nMOSFET 二维表面势 阈值电压  相似文献   

9.
胡辉勇  雷帅  张鹤鸣  宋建军  宣荣喜  舒斌  王斌 《物理学报》2012,61(10):107301-107301
基于对Poly-Si1-xGex栅功函数的分析,通过求解Poisson方程, 获得了Poly-Si1-xGex栅应变Si N型金属-氧化物-半导体场效应器件 (NMOSFET)垂直电势与电场分布模型.在此基础上,建立了考虑栅耗尽的Poly-Si1-xGex栅应变Si NMOSFET的阈值电压模型和栅耗尽宽度及其归一化模型,并利用该模型,对器件几何结构参数、 物理参数尤其是Ge组分对Poly-Si1-xGex栅耗尽层宽度的影响, 以及栅耗尽层宽度对器件阈值电压的影响进行了模拟分析.结果表明:多晶耗尽随Ge组分和栅掺杂浓度的增加而减弱, 随衬底掺杂浓度的增加而增强;此外,多晶耗尽程度的增强使得器件阈值电压增大. 所得结论能够为应变Si器件的设计提供理论依据.  相似文献   

10.
结合应变硅金属氧化物半导体场效应管(MOSFET)结构,通过求解二维泊松方程,得到了应变Si沟道的电势分布,并据此建立了短沟道应变硅NMOSFET的阈值电压模型.依据计算结果,详细分析了弛豫Si1-βGeβ中锗组分β、沟道长度、漏电压、衬底掺杂浓度以及沟道掺杂浓度对阈值电压的影响,从而得到漏致势垒降低效应对小尺寸应变硅器件阈值电压的影响,对应变硅器件以及电路的设计具有重要的参考价值. 关键词: 应变硅金属氧化物半导体场效应管 漏致势垒降低 二维泊松方程 阈值电压模型  相似文献   

11.
辛艳辉  刘红侠  范小娇  卓青青 《物理学报》2013,62(10):108501-108501
为了改善金属氧化物半导体场效应管(MOSFET) 的短沟道效应(SCE)、 漏致势垒降低(DIBL) 效应, 提高电流的驱动能力, 提出了单Halo 全耗尽应变硅绝缘体 (SOI) MOSFET 结构, 该结构结合了应变Si, 峰值掺杂Halo结构, SOI 三者的优点. 通过求解二维泊松方程, 建立了全耗尽器件表面势和阈值电压的解析模型. 模型中分析了弛豫层中的Ge组分对表面势、表面场强和阈值电压的影响, 不同漏电压对表面势的影响, Halo 掺杂对阈值电压和DIBL的影响.结果表明, 该新结构能够抑制SCE和DIBL效应, 提高载流子的输运效率. 关键词: 应变Si 阈值电压 短沟道效应 漏致势垒降低  相似文献   

12.
Based on the analysis of vertical electric potential distribution across the dual-channel strained p-type Si/strained Si 1-x Ge x /relaxd Si 1-y Ge y (s-Si/s-SiGe/Si 1-y Ge y) metal-oxide-semiconductor field-effect transistor (PMOSFET),an-alytical expressions of the threshold voltages for buried channel and surface channel are presented.And the maximum allowed thickness of s-Si is given,which can ensure that the strong inversion appears earlier in the buried channel (compressive strained SiGe) than in the surface channel (tensile strained Si),because the hole mobility in the buried channel is higher than that in the surface channel.Thus they offer a good accuracy as compared with the results of device simulator ISE.With this model,the variations of threshold voltage and maximum allowed thickness of s-Si with design parameters can be predicted,such as Ge fraction,layer thickness,and doping concentration.This model can serve as a useful tool for p-channel s-Si/s-SiGe/Si 1-y Ge y metal-oxide-semiconductor field-effect transistor (MOSFET) designs.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号