首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 421 毫秒
1.
基于TSMC 0.18μm CMOS工艺,设计了一种低噪声、高线性度的差分CMOS低噪声放大器。与传统的共源共栅结构相比,该电路在共源晶体管的栅源极并入一个电容以降低共源极的噪声;并在共栅极上引入一对交叉耦合电容和电感,以消除共栅极的噪声并提高电路的线性度。仿真结果表明,在2.4GHz的工作频率下,该电路的噪声系数仅有1.29 dB,该电路能够提供17dB的正向增益,良好的输入输出匹配,该放大器的输入三阶交调点为0.76dBm,功耗小于10mW。  相似文献   

2.
低功耗CMOS低噪声放大器的分析与设计   总被引:2,自引:0,他引:2  
基于TSMC 0.18μm CMOS工艺,设计了一种低功耗约束下的CMOS低噪声放大器。与传统的共源共栅结构相比,该电路在共源晶体管的栅源间并联一个电容,以优化噪声;并引入一个电感,与级间寄生电容谐振,以提高增益;通过减小晶体管的尺寸,实现了低功耗。模拟结果表明,在2.45 GHz工作频率下,增益大于14 dB,噪声系数小于1 dB,直流功耗小于2 mW。  相似文献   

3.
一种高增益带宽CMOS全差分运算放大器的设计   总被引:2,自引:2,他引:0  
介绍了一种采用折叠式共源共栅结构的高增益带宽全差分运算放大器的设计和实现,详细讨论了折叠式共源共栅放大器的电路结构、共源共栅偏置电路,以及开关电容共模反馈电路(SCCMFB).电路的设计基于CSMC 0.5μm DPTM 5V混合信号工艺.仿真结果表明,该电路在5V电源电压下具有64 dB直流开环增益、155 MHz单位增益带宽.通过在一款ADC电路中流片验证,该放大器达到设计指标要求.  相似文献   

4.
基于CSMC 0.5μm标准CMOS工艺,采用复用型折叠式共源共栅结构,设计一种折叠式共源共栅运算放大器。该电路在5V电源电压下驱动5pF负载电容,采用Cadence公司的模拟仿真工具Spectre对电路进行仿真。结果表明,电路开环增益达到了71.7dB,单位增益带宽为52.79MHz,开环相位裕度为60.45°。  相似文献   

5.
介绍了一种具有高增益,高电源抑制比(CMRR)和大带宽的两级共源共栅运算放大器。此电路在两级共源共栅运算放大器的基础上增加共模反馈电路,以提高共模抑制比和增加电路的稳定性。电路采用0.35μm标准CMOS工艺库,在Cadence环境下进行仿真。结果显示,该放大器增益可达到101 dB,负载电容为10 pF时,单位增益带宽大约为163 MHz,共模抑制比可达101dB,电路功耗仅为0.5 mW。  相似文献   

6.
舒应超  赵吉祥  李云峰 《微电子学》2012,42(3):318-322,326
利用负电容电路补偿技术,设计了一个工作于2.4GHz频段的差分低噪声放大器。基于CHRT 0.25μm RF CMOS工艺,对电路进行仿真。与传统的共源共栅结构相比,引入负电容电路对共源管的栅漏寄生电容进行补偿,可以使放大器的匹配度、噪声系数、线性度等关键性能指标得到显著改善。仿真结果显示,该放大器的正向功率增益为17.7dB,噪声系数为1dB,IIP3为-4.9dBm,功耗为25mW,具有良好的输入输出匹配。  相似文献   

7.
一种高单位增益带宽CMOS全差分运算放大器   总被引:2,自引:2,他引:0  
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的。基于TSMC0·25μmCMOS工艺,仿真结果表明,在2·5V的单电源电压下,运算放大器的直流开环增益为70dB,单位增益带宽为500MHz。  相似文献   

8.
低电压高增益带宽CMOS折叠式共源共栅运算放大器设计   总被引:1,自引:0,他引:1  
张蕾  王志功  孟桥 《中国集成电路》2009,18(5):68-71,77
本文基于SIMC 0.18μm CMOS工艺模型参数,设计了一种低电压高单位增益带宽CMOS折叠式共源共栅运算放大器。该电路具有相对高的单位增益带宽,并具有开关电容共模反馈电路(CMFB)稳定性好、对运放频率特性影响小的优点,Hspice仿真结果表明,在1.8V电压下,运算放大器的直流开环增益为62.1dB,单位增益带宽达到920MHz。  相似文献   

9.
设计了一种低压、低功耗、输出阻抗匹配稳定的CMOS差分低噪声放大器.基于源极电感负反馈共源共栅结构,提出了基于MOS管中等反型区最小化Vdd·Id的方法,以优化功耗.在共栅晶体管处并联正反馈电容,以提升电路增益.对电路的噪声系数、输出阻抗稳定性、芯片面积等也进行了优化.仿真结果表明,当电源电压为1V,工作频率为5.8 GHz时,设计的低噪声放大器的噪声系数为1.53 dB,输入回波损耗为-22.4 dB,输出回波损耗为-24.6 dB,功率增益为19.2dB,直流功耗为4.6 mW.  相似文献   

10.
王晋  仇玉林  田泽   《电子器件》2005,28(2):342-345
通过增益提高技术,一个全差分增益提高套筒式共源共栅运算放大器被提出和设计。该运算放大器得主运算放大器是由全差分套筒式共源共栅放大器构成,并带有一个开关电容共模反馈电路。而增益提高放大器是由全差分析叠式共源共栅放大器构成,它的共模反馈电路是连续时间反馈电路。该运算放大器采用中芯国际0.35μmixed-signal CMOS工艺设计,运算放大器的直流增益可达到129dB,而单位增益频率为161MHz。  相似文献   

11.
文中采用MATLAB计算机辅助设计和基本的二阶开关电容滤波器级联的方法,设计了八阶开关电容带通滤波器.使用了一种结合Cadence的spectreRF仿真模块和脚本语言的开关电容滤波器的频域仿真方法,提高了开关电容电路仿真精度和效率.基于CSMC 0.5μm的工艺实现,测试结果显示,通带纹波小于1dB,-3dB带宽为300~3400Hz.  相似文献   

12.
A new switched capacitor circuit is presented, realizing a moderate to high Q frequency emphasizing network. The original feature of this circuit is that its resonant frequency is equal to one half of the sampling frequency, and independent of the accuracy of the capacitor ratio or of any imperfection, both affecting only the Q factor. The gain is nearly proportional to the Q factor. An experimental circuit has been implemented in CMOS Si-gate technology with a programmable gain of 20 dB and 40 dB, corresponding to a Q factor of 8.6 and 79, respectively. Experimental results are in good agreement with the theory. Modifications of the basic circuit are proposed to cancel the effects of parasitic capacitances and to reduce the chip area.  相似文献   

13.
给出了一种可应用于中国移动多媒体广播(CMMB)调谐器的宽带(470~860 MHz)可编程增益低噪声放大器。该电路在UMC 0.18μm RF CMOS工艺下实现,芯片面积为0.37 mm2(不包括ESD pad)。芯片测试结果表明,在1.8 V的电源电压下功耗为30.2 mW,该电路可实现-6.8~32.4 dB的增益动态变化范围,0.5 dB步长,最高增益下单端信号噪声系数小于3.8 dB。  相似文献   

14.
王为之  靳东明 《半导体学报》2006,27(11):2025-2028
提出了一种采用共栅频率补偿的轨到轨输入/输出放大器,与传统的Miller补偿相比,该放大器不仅可以消除相平面右边的低频零点,减少频率补偿所需要的电容,还可获得较高的单位增益带宽.所提出的放大器通过CSMC 0.6μm CMOS数模混合工艺进行了仿真设计和流片测试:当供电电压为5V,偏置电流为20μA,负载电容为10pF时,其功耗为1.34mW,单位增益带宽为25MHz;当该放大器作为缓冲器,供电电压为3V,负载电容为150pF,输入2.66 Vpp10kHz正弦信号时,总谐波失真THD为-51.6dB.  相似文献   

15.
The implementation of the double correlated sampling noise reduction technique in conventional strays-insensitive switched capacitor biquad building blocks is described. The function is performed by an offset cancellation circuit which is incorporated into the structure without the use of any additional capacitor, only minor modifications in the switching topology, and one supplementary clock phase. Consequently, a significant reduction of the low-frequency (1/f) noise is made possible and the usual differential amplifiers may be replaced by simple inverting amplifiers operated in class AB, featuring high-speed, low-quiescent power dissipation and low noise. An experimental micropower SC biquadratic filter section designed for `leapfrog' or `follow-the-leader feedback' structures has been developed using high gain (>80 dB) CMOS push/pull inverting amplifiers together with a three-phase clocking sequence. The integrated circuit, implemented in a low-voltage Si-gate CMOS process, achieves excellent accuracy and less than 5 /spl mu/W power dissipation with a 32 kHz sampling rate and /spl plusmn/1.5 V supplies; dynamic range is 66 dB.  相似文献   

16.
1.9GHz0.18μm CMOS低噪声放大器的设计   总被引:1,自引:1,他引:0  
周建明  陈向东  徐洪波 《通信技术》2010,43(8):76-78,81
针对1.9GHzPHS和DECT无线接入系统的应用,提出了一种可工作于1.2V电压的基于源级电感负反馈共源共栅结构而改进的CMOS低噪声放大器,并对其电路结构、噪声及线性特性等主要性能进行分析。并与传统的低噪声放大器进行对比,该电路采用两级放大结构,通过加入电容和电感负反馈可以分别实现低功耗约束下的噪声优化和高的线性度。采用TSMC0.18μm CMOS工艺模型设计与验证,实验结果表明:该低噪声放大器能很好满足要求,且具有1.4dB的噪声系数和好的线性度,输入1dB压缩点-7.8dBm,增益11dB,功耗11mW。  相似文献   

17.
设计了一种应用于红外焦平面读出电路的输出缓冲器,其建立时间短、静态功耗低、线性度高,在77 K和300 K温度下均能正常工作.该输出缓冲器采用0.5 μm CMOS工艺,5.5 V单电源供电,负载为一个25 pF电容并联一个500 kΩ电阻.模拟结果表明,该输出缓冲器在室温(300 K)时,开环增益为54.2 dB,单位增益带宽20 MHz,建立精度为0.1%时,建立时间为45 ns,静态功耗仅为3.3 mW;77 K时,开环增益为63 dB,单位增益带宽123 MHz,建立精度为0.1%时,建立时间为20 ns,静态功耗仅为3.72 mW.  相似文献   

18.
This paper describes a 10 b, 20 Msample/s pipeline A/D converter implemented in 1.2 μm CMOS technology which achieves a power dissipation of 35 mW at full speed operation. Circuit techniques used to achieve this level of power dissipation include digital correction to allow the use of dynamic comparators, and optimum scaling of capacitor values through the pipeline. Also, to be compatible with low voltage mixed-signal system environments, a switched capacitor (SC) circuit in each pipeline stage is implemented and operated at 3.3 V with a new high-speed, low-voltage operational amplifier and charge pump circuits. Measured performance includes 0.6 LSB of INL, 59.1 dB of SNDR (Signal-to-Noise-plus-Distortion-Ratio) for 100 kHz input at 20 Msample/s. At Nyquist sampling (10 MHz input) SNDR is 55.0 dB. Differential input range is ±1 V, and measured input referred RMS noise is 220 μV. The power dissipation at 1 MS/s is below 3 mW with 58 dB of SNDR  相似文献   

19.
采用0.18μm CMOS工艺,设计并实现了应用于WLAN IEEE 802.11a的正交调制器和上变频器.正交调制器在传统的Gilbert单元基础上,采用负反馈跨导放大器来提高线性度;上变频器采用LC谐振网络作混频器负载来提高增益和电压输出摆幅.测试结果表明,在1.8V电源电压下,谐振频率点的1dB压缩点P1dB为-3.6dBm,功率转换增益为-3.6dB,电流消耗大约45.8mA.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号