首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 125 毫秒
1.
研究了一种基于PCI总线的高速数据采集处理系统,采用PCI9054作为PCI总线接口芯片和DSP芯片ADSP2188N作为系统通用硬件平台,详细介绍了该系统的工作原理及软硬件设计方案。该系统能满足灵活加载程序、对采集的大容量数据进行实时处理等要求,同时具有一定的可扩展性。试验证明该系统能正确对空间噪声信号进行实时采集和高速处理,在高频地波雷达中得到了很好的应用。  相似文献   

2.
朱芳  田建生  姜莎 《计算机测量与控制》2006,14(11):1542-1544,1581
根据软件无线电的设计思想,以高频地波雷达为开发背景,研究了一种基于PCI总线的FPGA+双DSP结构信号处理系统,以一片FPGAXC3S400、两片ADSP21065L和一片PCI9054为主要芯片,构成了一个通用标准化硬件平台,并详细介绍了该系统的软硬件设计方案及实现方法;该系统充分发挥了不同处理器的优点并能满足灵活加载程序、对信号进行实时处理的要求,具有运算能力强、接口方便、可扩展性等特点;实验证明,该系统各部分均能正常工作,在实际中能够得到很好的运用。  相似文献   

3.
针对高频地波雷达发射机远程监控的需要,给出了一种以数字信号处理芯片ADSP-BF532作为处理器,结合高速模数转换器AD9244和非PCI以太网控制器LAN9ICIll的高速数据采集、处理及以太网传输系统的软硬件设计方案;该系统可对高频地波雷达的发射波形信号进行高速采集、处理,并通过以太网连接至上位机,从而实现对发射机的自动故障监测和远程控制;其中的以太网接入部分,对于其他需要接入以太网的嵌入式系统设计具有参考意义。  相似文献   

4.
基于FPGA的超高速雷达信号实时采集存储系统   总被引:1,自引:0,他引:1  
采用服务器作为采集主控设备,利用多个硬盘组成磁盘阵列作为存储设备,并制作了一块基于FPGA的超高速雷达信号采集PCI卡。系统以FPGA为采集的核心控制芯片,并在FPGA内部实现了64位/66MHz的PCI接口逻辑,无需专用接口芯片,简化了电路板设计,提高了系统的灵活性。该系统数据传输总速率可高达528MB/s,实时流盘速度可达150MB/s,存储容量可扩展至1000GB以上。  相似文献   

5.
雷达视频回波信号的实时采集、显示与存储系统   总被引:12,自引:0,他引:12  
介绍一种雷达视频回波信号的实时采集、显示与存储系统。该系统采用带有RAID适配卡的工控机作为采集主控设备,以普通微机显示器作为显示设备,利用多个IDE硬盘组成磁盘阵列作为存储设备。制作了一块基于FPGA的高速雷达信号采集PCI卡,以FPGA为采集的核心控制芯片,并在FPGA内部实现了32bit/33MHz的PCI接口逻辑。利用FPGA内部双口RAM的乒乓切换与缓冲区环行存储技术保证了连续采集。采用数据抽取、坐标查表映射和DirectDraw等技术在普通显示器上以P显方式进行实时全屏显示,同时可对局部区域以B显进行开窗放大显示。显示过程中可对任意区域设置采集方位和距离波门,将采集的数据实时存储在磁盘阵列上。该系统已成功用于舰栽警戒搜索雷达的外场数据采集。  相似文献   

6.
《微型机与应用》2015,(13):31-34
采用DSP与FPGA相结合的方案,设计了一款雷达回波信号采集卡。此设备主要用于小型VTS系统、中小型船舶以及航海操纵模拟器中。DSP与FPGA相结合构成快速传输通道,为雷达回波采集处理提供有力保障。现场可编程门阵列(FPGA)灵活性强,内部逻辑功能可以根据需要在系统中配置,其作为DSP的辅助芯片为AD提供时钟,协同AD完成模拟信号的采集与传输,同时完成外部接口的逻辑转换,充分发挥它的灵活性优点。主控芯片DSP主要用于信息处理和整个硬件模块的控制。  相似文献   

7.
为满足高频地波雷达小型化、模块化、便携型、可扩展的需要,本文设计并实现了基于USB2.0总线的雷达接收机与主控PC机的数据传输接口.采用Cypress公司的CY7C68013A芯片作为USB接口芯片;介绍了CY7C68013A芯片的结构;选择使用此芯片的通用可编程接口(GPIF)模式;阐述了数据传输接口的硬软件设计,软件系统包括固件、设备驱动程序、客户应用程序;详细说明了数据传输流程.实验结果表明,该接口工作稳定,平均传输速度可达到17MB/s,能够很好地满足高频地波雷达的数据传输要求.  相似文献   

8.
高帧频CMOS实时图像采集系统设计   总被引:4,自引:0,他引:4  
本文设计了一种基于PCI总线的高速CMOS相机图像采集系统,该系统利用PCI9054作为PCI总线接口芯片,运用FPGA作为整个系统的时序控制芯片,利用FPGA内部FIFO实现高速图像数据的缓存.针对图像采集卡设计了驱动程序及应用程序,最后给出了实验结果.实验结果表明:基于PCI9054的图像采集系统能够满足高速CMOS相机图像数据的采集与显示.并且显示画面清晰.  相似文献   

9.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式(双边沿采样)对采集到的正弦信号进行实时采样.FPGA通过数据缓存的方式将高频信号的频率逐渐降低到PC机可以正常显示的频率.实验结果显示本系统可以高效的完成数据的存储与采集,并且可以在雷达、通信、电子对抗等领域广泛使用.  相似文献   

10.
本文论述在综合舰桥系统的基于PCI总线雷达卡SOPC实现方法,通过采用IP核设计方法,在基于FPGA的雷达卡上集成PCI总线接口与雷达信号处理显示单元。完成雷达信号的数字化功能,实现各种控制信息与主机的快速交互,进而实现对雷达目标的ARPA跟踪以及雷达图像与海图的叠加显示功能。  相似文献   

11.
针对高速CCD信号采集系统中数据传输量大的特点,介绍了一种简单易用的高速数据采集系统中的PCI总线接口解决方案,论文采用FPGA实现PCI总线接口和PCI用户逻辑,提高了系统的集成度和可移植性,使高速的A/D转换器有高速的总线与其相匹配,有效的解决了数据的实时高速传输问题,为信号的实时处理提供了方便。  相似文献   

12.
高速数据采集系统设计   总被引:7,自引:1,他引:6       下载免费PDF全文
为满足雷达信号采集的要求,设计一个12bit100MS/s的基于PCI总线的数据采集系统。该系统能够实现6GB数据的实时采集与存储。可编程逻辑器件控制数据的采集、存储与传输。PCI数据传输采用PCI主模式,传输速率达到60MB/s,采集信号的信噪比达到55dB(30MHz模拟信号)。  相似文献   

13.
基于365芯片的高速数据采集系统PCI接口设计   总被引:1,自引:0,他引:1  
针对传统局部总线数据传输率低的缺点,对高速数据采集系统中数据实时传输问题进行了研究,提出出一种简单易用的高速数据采集系统中的PCI总线接口解决方案,为简化逻辑电路设计,论文采用CH365设计PCI接口、用FPGA实现FIFO数据缓存和本地总线控制逻辑,使得高速的A/D转换器有高速的总线与其相匹配,实践证明,采用该方法设计的数据采集系统具有成本低、传输速度快、应用方便等优点,有效地解决了数据的实时高速传输问题,为信号的实时处理提供了方便。  相似文献   

14.
靳澎  王东进  陈卫东 《计算机仿真》2006,23(6):139-142,189
目标回波模拟在雷达系统的调试和验收过程中具有非常重要的作用,而目标回波及噪声数据的产生和传输是其中关键的一个环节.随着现代雷达功能的广泛扩展和性能的大幅提高,如何高速高效地实时产生和传输大量的数据将成为雷达模拟设备的设计人员所必须仔细考虑并解决的问题.该文以两类雷达目标视频回波模拟器为例,提出利用PCI总线实现数据传输的方案,详细介绍了如何利用PCI总线作为目标回波数据的传输通道,并总结了利用PCI总线开发雷达信号模拟器的一般步骤和注意事项.该文同时简要介绍了开发PCI设备的关键芯片PCI9052.实践表明,这是解决大数据量高数据率雷达目标回波信号模拟的一种可行有效的解决方案.  相似文献   

15.
宽带相控阵雷达的信号处理系统必须能在恶劣环境下快速处理超大带宽数据。为此,提出一种基于VPX总线标准的高性能信号处理系统。利用多种高速串行通信协议实现数据的灵活传输,采用现场可编程门阵列技术和PowerPC技术相结合的方式进行高性能数据处理。应用结果表明,该系统支持超大带宽和超大功率,可用于苛刻环境下的高速数据传输。  相似文献   

16.
基于PCI总线流水式高速数据采集系统设计   总被引:3,自引:0,他引:3  
米根锁  王瑞峰 《自动化仪表》2006,27(8):32-33,36
目前基于PCI总线的高速数据采集系统,大多采用高速A/D、CPLD或FPGA、FIFO或双端口RAM以及通用PCI接口来设计,其通用性、灵活性差,不能很好地发挥PCI总线的性能。针对这些不足,在分析了流水线技术特点的基础上,论述了采用流水线技术设计基于PCI总线高速数据采集系统的方法。按该方法设计的数据采集系统,可以达到很高的数据采集速度和数据传输速度,并具有很好的通用性和灵活性。  相似文献   

17.
介绍了一种在PC机上实现的高速16位并行数据采集接口。该接口由高速光电隔离电路,双端口FIFO存储缓冲器电路及由FPGA芯片构成的计算机接口逻辑与控制电路等组成。该接口电路将终端显示处理系统与前端数据处理系统通过光电耦合器隔离开来,避免了它们之间的相互干扰,较好地解决了16位并行数据高速传输中存在的电磁干扰问题和大数据量实时有效传输问题。采用现场可编码门阵列FPGA芯片,使硬件设计软件化,既实现了复杂逻辑功能设计,又减少了硬件电路规模,提高了系统的可靠性,在雷达、声纳等复杂系统中具有良好的应用价值。  相似文献   

18.
提出了一种基于FPGA和PCI总线的天文图像实时采集与处理系统设计;其包括硬件结构、FPGA数据获取和传输逻辑.该系统能够在FPGA中实现对最高峰值是660 MB/s,均值为200 MB/s,帧速率是2500 帧/s的高速CMOS相机天文图像数据的实时采集和处理,并由桥接芯片PCI9656通过PCI总线传输给PC机进行进一步处理.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号