共查询到20条相似文献,搜索用时 189 毫秒
1.
2.
3.
研究了一种以数字信号处理器(DSP)为核心的高速多通道数据采集系统,详细讨论了该数据系统的结构与软、硬件实现,分析了计算机并口处于EPP模式下和DSP进行通讯的原理,设计了在EPP模式下采用FIFO实现高速数据传输的电路,并论述了数据采集软件开发中的若干关键技术。现场运行表明,该数据采集系统具有速度快、控制方便、可靠性高等优点。 相似文献
4.
介绍了一种高速模数转换器AD9243与FIFO的接口电路,AD9243是3MHz的14位模数转换器,IDT7204是一种9位4K容量的先进先出双端口缓存器。设计中使用两片IDT7204构成一个14位4K容量的缓存器。 相似文献
5.
传统的以PC机为控制核心的AFM(atomic force microscope)越来越无法满足快速成像的要求,具有先进控制系统的高速AFM正成为国内外的一个研究热点.本文介绍了一种以DSP(digital signal processor)为控制核心的AFM系统.在该系统中,自动进针/退针、扫描电压的产生、A/D采样、D/A输出以及数字闭环反馈控制等任务均在DSP控制下完成;在分辨率为512×512时,可以获得行频55 Hz的扫描速度.实验表明,即便在这样高速扫描的情况下,该系统仍具有良好的成像性能. 相似文献
6.
在以DSP为核心的数字信号处理系统中,模数转换是系统重要的组成部分。作者以德州仪器公司的TMS320C6203B与ADS5422为例,详细说明了DSP与AD转换器的接口电路设计方法。最后还介绍了DSP控制数据采集的软件流程。 相似文献
7.
8.
9.
在伺服控制系统中,电流反馈信号及电压反馈信号的采集、转换对提高系统的控制性能有着重要的作用,这就对采样精度及稳定性有了较高的要求,而AD7864则满足这一要求。基于此介绍了高精度4通道同步采样速率的12位A/D转换器AD7864的特点及其工作原理,以及在伺服控制系统中AD7864与DSP芯片TMS320F2812的接口及应用。 相似文献
10.
本文介绍了一种特殊的硬件实现方法,使用管脚少、成本低、容易得到的逻辑接口器件,例如可编程逻辑阵列(PAL)、可编程逻辑电路(CPLD)或者FPGA。这个连接展现了在AD9860/AD9862模拟信号前端(MxFETM)与ADSP-21535的异步外部存储器总线的控制功能。 相似文献
11.
14位高精度高速AD转换器AD9244 总被引:1,自引:0,他引:1
AD9244是ANALOGDEVICES公司生产的14位高速高精度AD转换器。它具有750MHz的输入带宽 ,最高允许抽样速率达到65MHz。它专门应用于峰峰值小于2V的小信号模数转换系统 ,其最大的特点就是体积小 ,功耗低 ,精度高。文中介绍了AD9244的主要特点和引脚功能 ,给出了AD9244的典型应用电路。 相似文献
12.
13.
14.
15.
16.
17.
文章简要地介绍了高速ADC电路性能评估系统的整体设计方案、系统的硬件设计以及PC应用软件的设计方法。评估系统硬件包括ADC电路评估板、数据采集子板、PCI-E采集卡三块子板,并分别阐述了各子板的功能框图、结构组成和设计要点。系统应用软件采用图形化显示界面,经实际使用表明,该高速ADC电路评估系统结构灵活、性能稳定可靠,方便更换不同的ADC评估板来测试不同的ADC电路,既可用于分辨率为8-16bit、采样频率500MHz以内的高速ADC电路性能评估,也可以用于多达64通道、125M的高速数据采集。 相似文献
18.
19.
基于FPGA的高速实时数据采集系统设计 总被引:1,自引:2,他引:1
设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能.系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储.这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度.系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能. 相似文献
20.
介绍了一种采用CPLD和SRAM设计的高速数据缓存队列(FIFO)电路.采用双缓冲输入结构,并且当后级电路空闲时,能主动向外部推送数据.因为设计有总线仲裁逻辑,所以可以用较低的时钟频率进行高速的数据缓存与传输.不仅具有电路简单,成本低的优点,而且可靠性高,已经成功应用在广播电视CPCI监测仪中,用统一的接口电路实现了对有线、无线数字广播电视以及模拟广播电视全兼容. 相似文献