共查询到17条相似文献,搜索用时 62 毫秒
1.
2.
本文以新提出的一款双尾比较器为基础,首先对其工作原理进行了详细的分析,然后对其结构做了进一步的改善和提高。通过仿真可知,其所能处理的最大输入信号频率从原来的1.7GHz提升到了2.5GHz。此外,功耗、延时等重要指标也相应得到了较大改善。当输入信号频率高于350MHz之后,改善后的比较器功耗开始体现出明显优势,并且随工作频率的逐渐升高,其节省的功耗也越来越大。功耗延时积随工作频率的逐渐提高而越来越小。此款双尾比较器更适用于高速、低功耗的模数转换电路之中。 相似文献
3.
本文设计并实现了一种开关电源的高性能电压型PWM比较器,具有输入失调电压低、工作频率高、转换速率快和功耗低等优点.电路能够实现模块化,适合PWM控制芯片的系统集成. 相似文献
4.
5.
新型高性能开关电源电压型PWM比较器 总被引:2,自引:0,他引:2
设计并实现了一种高性能的电压型PWM比较器,电路采用PMOS差分对管做为输入,多路电流镜提供精密负载电流,具有输入失调电压低、工作频率高、转换速率快和功耗低等优点.该电路可以替代普通电压型PWM比较器,直接运用在开关电源电压型PWM控制芯片中,并且能模块化设计,提高了PWM控制芯片的系统集成. 相似文献
6.
提出了一种由改进的前置差分运算放大器和差分式锁存器构成的高频、高速、低失调电压的动态比较器。前置预差分放大器采用PMOS交叉互连的负载结构,提升差模增益,进而减小输入失调。后置输出级锁存器采用差分双尾电流源抑制共模噪声,改善输出级失调,并加速比较过程。采用一个时钟控制的开关晶体管替代传统复位模块,优化版图面积,在锁存器中构建正反馈回路,加速了比较信号的复位和输出建立过程。采用65 nm/1.2 V标准CMOS工艺完成电路设计,结合Cadence Spectre工艺角和蒙特卡洛仿真分析对该动态比较器的延时、失调电压和功耗特性进行评估。结果表明,在1.2 V电源电压和1 GHz采样时钟控制下,平均功耗为117.1 μW;最差SS工艺角对应的最大输出延迟仅为153.4 ps;1 000次蒙特卡罗仿真求得的平均失调电压低至1.53 mV。与其他比较器相比,该动态比较器的电压失调和高速延时等参数有明显优势。 相似文献
7.
采用截止频率fT为170 GHz的InP-DHBT工艺,我们设计并制作了一个超高速主从电压比较器。整个芯片的面积(包括焊盘)是0.75?1.04 mm2,在-4V的单电源电压下消耗的功耗是440mW(不包括时钟产生部分)。整个芯片包含了77个InP DHBTs。比较器的尼奎斯特测试到了20GHz,输入灵敏度在10 GHz采样率的时候是6mV,在20 GHz的时候是16 mV。据我们所知,这在国内还是第一次在单片上集成超过70个InP DHBTs的电路,也是目前国内具有最高采样率的比较器。 相似文献
8.
基于预放大锁存快速比较理论,提出了一种高速高精度CMOS比较器的电路拓扑.该比较器采用负载管并联负电阻的方式提高预放大器增益,以降低失调电压.采用预设静态电流的方式提高再生锁存级的再生能力,以提高比较器的速度.在TSMC0.18μm工艺模型下,采用Cadence Specture进行仿真.结果表明,该比较器在时钟频率为1GHz时,分辨率可以达到0.6mV,传输延迟时间为320ps,功耗为1mW. 相似文献
9.
10.
设计了一种应用于CMOS D类音频功率放大器的PWM高速比较器。输入级为Rail-to-Rail结构,中间级由锁存器和自偏置差分放大器组成,输出级为反相器结构。由于采用了锁存器和自偏置放大器结构,比较器可以在很短的时间内驱动大电容,满足后续电路对驱动能力的要求。基于CSMC 0.5μm CMOS工艺的BSIM3V3Spice模型,采用Hspice对PWM比较器进行仿真。结果表明,在典型模型下,比较器的电源抑制比为56dB,直流开环增益为45dB,输入共模范围(ICMR)为-0.19~4.93V,传输延时为15ns。 相似文献
11.
文章介绍了一种高速电压差分比较器电路,该电路采用了两级运放结构。由前置预放大级和带复位端的闩锁输出级组成。该电路采用0.18μm工艺实现,对其进行了电路原理分析和HSHCE仿真。得到的仿真结果和波形说明该比较器具有速度快、精度高、功耗低的特点,适用于流水线结构的高速模数转换器。 相似文献
12.
13.
设计了一种基于改进共源共栅电流镜的CMOS电流比较器,该比较器在1 V电压且电压误差±10%的状态下都正常工作,同时改进后的结构能够在低电压下取得较低的比较延迟。电路的输入级将输入的电流信号转化为电压信号,电平移位级的引入使该结构能够正常工作在不同的工艺角和温度下,然后通过放大器和反相器得到轨对轨输出电压。基于SMIC 0.18μm CMOS工艺进行了版图设计,并使用SPECTRE软件在不同工艺角、温度和电源电压下对电路进行了仿真。结果表明,该电路在TT工艺角下的比较精度为100 nA,平均功耗为85.53μW,延迟为2.55 ns,适合应用于高精度、低功耗电流型集成电路中。 相似文献
14.
15.
A simple new continuous-time CMOS comparator circuit with rail-to-rail input common-mode range and rail-to-rail output is presented. This design uses parallel complementary decision paths to accommodate power-supply-valued inputs. The 2 decision results are combined at a current summing node, converted to a voltage, and buffered to drive voltage loads. The circuit has been realized in an area of 416 m×221 m in a MOSIS 2-micron CMOS technology. Average delay of about 63 ns has been measured at 3 V (1.3 mA), and about 89 ns at 5 V (1.1 mA). 相似文献
16.
17.
文章介绍了一款模数转换器中采用高精度开关电容结构的比较器电路的设计。该电路采用3阶放大结构,具有低失调、低功耗、精度高、易于扩展等优点。文中详细介绍了开关电容比较器的基本工作原理,分析了电路误差的产生机理,在此基础上提出了为减小失调和误差、进一步改善电路性能而采取的抑制开关电容比较器电荷注入和时钟馈通效应提高精度的具体措施。电路设计基于中微晶圆0.6μm N-WELL DPDM CMOS工艺。并使用HSPICE软件进行仿真,整个电路通过流片验证,电路参数达到设计指标,满足使用要求。 相似文献