首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 140 毫秒
1.
基于ARM926EJ-S的MPEG-4软解码器的优化与实现   总被引:1,自引:0,他引:1  
MPEG-4解码器的软件实现是嵌入式应用领域的热门研究课题。但是由于MPEG-4解码系统庞大的数据处理量和嵌入式微处理器处理能力不高的矛盾致使软解码的速度非常低。对此,根据MPEG-4软解码系统的特性及当前嵌入式领域主流微处理器ARM核的特点,研究了一种基于ARM9微处理器上实现MPEG-4软解码的算法优化方法和实现方案。详细介绍了优化的三个方面,包括软件结构优化;对数据处理较多模块编写ARM汇编函数替换;对关键模块寻找快速算法和并行处理算法等。实验结果表明优化后的算法在ARM9微处理器平台上对QVGA格式的MPEG-4码流播放速度由优化前的10 f/s提高到了37 f/s,完全实现了流畅播放,具备很高的实用价值。  相似文献   

2.
杨浴光 《电声技术》2005,(5):28-30,34
介绍了G723.1解码算法在一种基于ARM720T核嵌入式微处理器上移植的硬件结构和软件实现,并分析了一种增采样的方法。  相似文献   

3.
针对传统雷达有源校准器存在功能单一、便携性差和集成度低等问题,研究并实现了一种基于ARM微处理器的雷达有源校准器。通过对ARM微处理器系统和嵌入式WinCE(Windows CE)操作系统等的综合运用开发,实现了雷达有源校准器系统控制、系统校时、数据采集、数据存储和数据显示等功能的本机集成。工程应用表明,该设备具有数据采集全面、便携性佳和集成度高等优点。  相似文献   

4.
探讨了基于ARM7微处理器 uC/OS-Ⅱ构建的嵌入式系统在雷达中频信号模拟器中的应用。ARM7微处理器应用于嵌入式系统可以使系统的结构简化,体积减小,成本降低,可靠性提高。本文给出了基于ARM7微处理器芯片设计的雷达中频信号模拟器的硬件框图、软件实现方案,并对其工作性能作了简要分析。  相似文献   

5.
吴健 《现代电子技术》2006,29(13):78-80
针对非接触测量场合和智能检测的需要,设计了基于ARM处理器和嵌入式Linux的无线数据采集系统。该系统采用Atmel AT91RM9200微处理器,并在Linux环境下实现网络通信和数据检测功能,并通过ARM处理器与智能RF芯片AT86RF211的接口设计完成数据的无线检测。详细介绍了ARM9微处理器与AVR MCU,智能RF芯片,以太网接口的软硬件设计以及在Linux下的整个智能网络监测系统的实现过程。  相似文献   

6.
基于ARM9_2410EP的嵌入式Linux的研究和移植   总被引:1,自引:0,他引:1  
本文重点研究了嵌入式操作系统Linux基于ARM9微处理器的移植技术,通过交叉编译环境的建立、启动代码Bootloader的实现、制作嵌入式Linux内核以及建立一个据实情需要的根文件系统,成功实现了嵌入式操作系统Linux在三星S3C2410A微处理器的目标板ARM92410EP上的移植.  相似文献   

7.
郅琦  雷斌 《中国新通信》2006,8(17):44-47
本文介绍了基于ARM内核的微处理器芯片LPC2210,以太网控制芯片RTL8019AS,TCP协议及EasyARM2200开发平台,并利用该平台实现了基于以太网接口的ARM与PC进行TCP通信及其应用:  相似文献   

8.
介绍一种新型的基于软开关投切技术的连续无功补偿装置,并设计出适用于该方案的基于ARM嵌入式微处理器的无功补偿控制器。采用了一种基于32位ARM7TDMI嵌入式微处理器S3C44B0X和μC/OS-Ⅱ实时操作系统内核的交流同步采样方法,设计出无功补偿控制系统,阐述了智能控制器的设计思路及实现的体系结构,从硬件和软件两方面论述了具体设计和实现过程。  相似文献   

9.
基于ARM微处理器的嵌入式以太网接口   总被引:6,自引:0,他引:6  
介绍了一种具有较高性价比和发展前景的基于ARM微处理器的嵌入式以太网的设计方案.首先介绍了ARM内核的微处理器S3C44BOX的功能和特点,接着分析了以太网控制器芯片RTL8019AS的性能,给出了以ARM为基础的嵌入式系统与10 Mbit/s常用以太网控制器芯片RTL8019AS的硬件接口电路.在软件设计上,首先介绍了μC/OSⅡ实时操作系统在S3C44BOX的移植,并在此基础上给出了以太网控制器芯片RTL8019AS的初始化程序,最终实现了嵌入式以太网的数据传输.  相似文献   

10.
基于FPGA的AES密码协处理器的设计和实现   总被引:3,自引:1,他引:2  
文章基于FPGA设计了一种能完成AES算法加密的密码协处理器,设计中利用VirtexⅡ系列FPGA的结构特点,对AES算法的实现做了优化。实验证明,这种实现方式用较少的电路资源达到了较高的数据吞吐率。该密码协处理器还提供了和ARM处理器的接口逻辑,实现了用于加/解密和数据输入输出的协处理器指令.作为ARM微处理器指令集的扩展,大大提高了嵌入式系统处理数据加/解的效率,实现数据的安全传输。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号