首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 156 毫秒
1.
提出了一种采用同轴介质谐振压控振荡器(CDRVCO)模式的锁相频率源设计方案,利用其低相噪、高Q值和高频率稳定度的优点,通过对锁相源合理的电路设计、仿真与实验,研制了一款C波段低相噪、单点频率为7 850 MHz的频率源。对样品的测试表明该频率源达到了预期的技术指标,测试结果为:工作频率为7 850 MHz时,相位噪声为-96dBc/Hz/1kHz、-98dBc/Hz/10kHz、-120dBc/Hz/100kHz、-143dBc/Hz/1MHz,近端参考杂散抑制>-95dBc。  相似文献   

2.
采用直接数字频率合成(DDS)技术结合梳状谱发生器设计了一种低相噪高杂散抑制的捷变频频率源。由DDS产生的基带信号经小型化开关滤波器后与梳状谱发生器产生的多个点频信号混频,然后经过开关滤波器组滤除杂散分量后放大,最终输出所需频率的信号。介绍了DDS的原理,分析了频率源各项指标,最终完成了相噪≤-110 dBc/Hz@1 kHz、杂散抑制≤-68 dBc、频率切换时间≤150 ns的频率源设计与实现。本设计将DDS和上变频相结合,具有输出信号的高杂散抑制、低相噪、频率快速切换等优点,为雷达、电子对抗等系统的频率综合器设计提供了一种低成本、高性能的选择。  相似文献   

3.
低相噪全相参毫米波频率合成源研究   总被引:2,自引:0,他引:2       下载免费PDF全文
研制出一种小步进全相参毫米波频率合成源.本振部分,对直接数字式合成频率、参考分频比和环路分频比进行三重调节,抑制了直接数字频率合成的杂散,提高了频率分辨率;发射部分,采用二次混频电路,避免了调谐电压预置,简化了电路,并保证了发射信号和本振信号相参.该系统输出在Ka频段,带宽400MHz,步进<1MHz.测试相噪<-90dBc/Hz@10kHz、-97dBc/Hz@100kHz,杂散为-60dBc,跳频时间<15us.  相似文献   

4.
提出了一种低相噪、低杂散的X波段捷变频频合器的设计方案.首先利用P波段数字锁相环产生跳频基准信号,并通过精心选择器件和优化设计环路滤波器改善相噪和杂散性能,再与X波段频标信号上变频,产生所需信号.测试结果为相位噪声≤-91 dBc/Hz@10 kHz,杂波抑制≤-72 dBc,捷变频时间≤90μs.  相似文献   

5.
严少敏  王新浪  张博 《现代导航》2019,10(4):291-293
本文介绍了一种超宽带捷变频源的设计与实现过程,该频率源采用直接模拟合成方式,通过合理的频率划分和高性能的开关滤波组件技术实现了超宽带、捷变频、低相噪、低杂散的优异性能,并给出了最终测试结果。实测结果表明该频率源在 Ku 波段 6GHz 带宽范围内具有杂散抑制优于-70dBc,相位噪声优于-103dBc/Hz@1kHz,跳频时间小于 200ns 等的性能。  相似文献   

6.
本文介绍了一种新型的X波段雷达接收机频率源设计方法。采用频率倒树状结构设计思想,并利用ADI公司生产的AD9510/AD9516芯片的低抖动时钟分配器多通道可编程特点,设计实现了雷达接收机频率源一本振的宽带多点跳频(频率从8060~8160MHz,步进10MHz,共11个点)及二本振、系统时钟、采样时钟等频率的直接合成,并给出了测试结果。实测结果显示:一本振频率8.13GHz相位噪声为-119.21dBc/Hz@1kHz ,杂散抑制为-71.99dBc,且多点跳频正常。从测试结果来看,本文介绍的直接合成频率源具有良好的低杂散、低相噪性能。  相似文献   

7.
设计了一种采用电荷泵锁相技术的7.13~7.37GHz宽带跳频信号源,采用复杂可编程逻辑器件(CPLD)控制电荷泵锁相环(CPPLL)频综芯片ADF4108产生跳频信号,跳频带宽高达240 MHz,输出功率约10dBm,电平波动为0.7dB,杂散抑制<-70dBc,输出端采用六阶微带低通滤波器进行带外谐波抑制,二次谐波抑制<-60dBc,传输速率快,电路模块结构紧凑。实验结果表明,所设计的跳频宽带信号源具有快跳变,低相噪,低杂散,高可靠性及高稳定度等优点。  相似文献   

8.
基于整数和小数分频锁相原理,采用双锁相源+混频方案,实现了一种可用于毫米波雷达系统的低相噪、小步进、捷变频毫米波频率源。实测结果表明:该频率源产品在31.0~32.5GHz频带范围内,相位噪声可达-90dBc/Hz@1kHz,跳频时间小于10μs,跳频步进100kHz,最低杂散抑制低于-60dBc。  相似文献   

9.
Ku波段宽带低噪声雷达频率源的研制   总被引:1,自引:1,他引:0  
介绍一种低相噪、低杂散、宽带的雷达频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,并采用双环环内下混频结构,通过对环路滤波器的精心设计,大幅度改善相位噪声和杂散性能。给出设计过程及测试结果。实验证明该方案是成功的,达到的主要技术指标为:输出频率12.8~14.8 GHz,相位噪声-90 dBc/Hz@1 kHz,杂散-55 dBc,步进间隔50 MHz。  相似文献   

10.
针对军事、工业、通信等许多领域对高精度、高分辨率、低相噪频率综合器的需求,分析了影响频率综合器相噪特性的主要因素,设计了一种窄带锁相环滤波器,用于两级小数分频锁相环级联组成的频率综合器之间进行降噪,使前级锁相环相噪特性对后级锁相环恶化相噪特性的影响得到很好的抑制,该窄带锁相环滤波器采用4个不同频率低相噪VCXO切换作为后级锁相环的鉴相频率,使频率综合器输出信号频率与整数边界的距离大于后级锁相环环路带宽且尽可能的远,有效抑制了频率综合器输出信号中整数边界杂散(IBS)功率,改善了频率综合器的相噪性能,对频率综合器输出622.08MHz(用于雷达)、1561.098MHz(用于北斗)信号的相位噪声分别为:-96dBc/Hz@100Hz,-105dBc/Hz@10kHz和-91dBc/Hz@100Hz,-100dBc/Hz@10kHz。  相似文献   

11.
潘玉剑  张晓发  袁乃昌 《电子设计工程》2011,19(19):180-182,186
针对频率源的相噪会恶化采样数据的信噪比,杂散会降低接收机灵敏度,提出了一种低相噪低杂散的设计方法。该方法利用Hittite公司的新推出的集成VCO的锁相环芯片HMC830进行设计.供电部分采用多个低噪声稳压芯片,参考频率源为Pascall公司的OCXO晶振,环路滤波器为无源四阶,使用Hittite PLL Design...  相似文献   

12.
介绍了一款用于分数分频频率综合器的具有量化噪声抑制功能的小数分频器。使用4/4.5双模预分频器,将分频步长降为0.5,使带外相位噪声性能提高6 dB。ΣΔ调制器和分频器的配合使用一种非常简单的编程方式。采用同步电路消除异步分频器的抖动。采用该分频器的频率综合器在SMIC 0.18μm RF工艺下实现,芯片面积为1.47 mm×1 mm。测试结果表明,该频率综合器可以输出1.2~2.1 GHz范围的信号。测试的带内相位噪声小于-97 dBc/Hz,在1 MHz频偏处的带外相位噪声小于-124 dBc/Hz。在1.8 V的电源电压下,消耗的电流为16 mA。  相似文献   

13.
介绍了一种新型的Ku频段(12.25~12.75GHz)信标接收机下变频模块(BDC)设计。通过比较,证明了二次变频方案比三次变频方案在小型化设计上更有优势,对第一、二本振频率合成方案进行相位噪声分析,并简单介绍了模块内部微带放大、滤波电路的组成。从实测结果看,采用二次变频方案设计的信标接收机下变频模块具有70 MHz无关杂散低于-100dBm,相位噪声低于-65dBc/Hz@100Hz,-75dBc/Hz@1kHz,体积小,功耗低的特点。  相似文献   

14.
Ka波段锁相系统研究   总被引:2,自引:0,他引:2  
利用多环方案,研制了八毫米波锁相源系统。实验表明,34.7GHz频率点输出的相位噪声指标(傅氏频率为1kHz时)为-78dBc/Hz,杂散优于-60dBc,输出功率大于40mW。  相似文献   

15.
介绍一种微波再生式分频器的设计与实现。再生式分频器与数字分频器相比,它的工作频率高,相位噪声和杂散指标更为优越。设计出8GHz的微波分频电路,经过2次分频,输出信号为4GHz。实验结果表明,该微波再生式分频器输出信号比输入信号的相位噪声改善了约6dB,接近理论值,杂散指标优于-80dBc。  相似文献   

16.
本文设计并实现了超低相位噪声参考源.分析了锁相频率合成相位噪声的影响因素,提出了一种采用梳谱发生器合成宽带、大步进、超低噪声参考源的频率合成方案.实验测试结果:频率覆盖范围3~6GHz,频率步进75MHz,3.1125GHz时,10kHz频偏处的相位噪声约为-130dBc/Hz,具有较高的工程实用价值.  相似文献   

17.
针对一种基于偏移源的频率合成技术,建立了锁相环(PLL)线性模型,对相位噪声和杂散信号性能进行分析。从分析结果看,在锁相环反馈支路中使用一个偏移源将压控振荡器(VCO)输出信号下混频至一个较低的中频,从而将锁相环的环路分频比大大降低,使改善后的锁相环噪底达到-135 dBc/Hz。介绍了偏移源和主环的关键合成技术,结合工程应用设计的基于偏移源的C频段频率合成器,相位噪声偏离载波10 kHz处≤-99 dBc/Hz,偏离载波100 kHz处≤-116 dBc/Hz,杂散小于-70 dBc。  相似文献   

18.
利用直接数字频率合成(DDS)和锁相环(PLL)技术相结合的混合频率合成方案,研制了一种C波段宽带、高频率分辨率、快速线性扫频的频率源。为了给PLL 提供低相位噪声的宽带扫频参考信号,选用ADI 的DDS芯片AD9914,并利用阶跃恢复二极管(SRD)高次倍频电路结合二倍频器产生高达3400 MHz 的时钟信号。通过上位机配置AD9914 内部频率调谐字和数字斜坡发生器,产生512.5-987.5MHz 的扫频参考信号,其频率分辨率可精细到赫兹量级。选用低附加噪声的鉴相器和宽带VCO 芯片设计C 波段锁相源,在宽带工作频率范围内对DDS 扫频信号进行快速跟踪,并有效抑制杂散信号。实测结果表明,该扫频源工作频率为4. 1- 7. 9 GHz,在频率分辨率配置为0. 38 MHz 时,单向扫频周期为1 ms,扫频线性度为1. 58×10-6 。单频点输出时相位噪声优于-114 dBc/ Hz@ 10 kHz和-119 dBc/ Hz@ 100 kHz,杂散抑制优于69 dBc。  相似文献   

19.
This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver.Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44 GHz. By using an 18-bit third-order ∑-△ modulator, the synthesizer achieves a frequency resolution of 15 Hz when the reference frequency is 20 MHz. The measured amplitude mismatch and phase error between I and Q signals are less than 0.1 dB and 0.8° respectively. The measured phase noise is -116 dBc/Hz at 3 MHz offset for a 4 GHz output.Measured spurious tones are lower than -60 dBc. The settling time is within 80 μs. The core circuit conupSigmaes only 38.2 mW from a 1.8 V power supply.  相似文献   

20.
提出了一种小型低相噪、低杂散的C波段全相参频率综合器设计方案。基带信号由DDS芯片产生,通过对环路滤波器和电路印制板的优化设计改善相噪和杂散性能,并与PLL输出的C波段点频信号进行上变频,得到所需信号。介绍了实现原理、相位噪声模型及设计方法。测试结果表明,在7.8GHz处,频综相位噪声≤-103dBc/Hz@100kHz,杂波抑制≤-61dBc。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号