首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
余骏  党云飞 《计算机工程》2011,37(24):228-229
给出联合测试行为组织(JTAG)边界扫描技术的概念,说明JTAG关键组件及相关的指令,介绍实际开发的通用JTAG在线仿真器。该仿真器在基于计算机并口的JTAG在线仿真器基础上进行改进,加入现场可编程门阵列,利用并口并行传输的优势,克服传统JTAG在线仿真器的速度局限性。通过自定义的通信协议,提高通信的可靠性和安全性,同时达到比传统JTAG在线仿真器更优的性能。  相似文献   

2.
本文提出了一种使用FPGA实现误码率测试的设计及实现方法。该设计可通过FPGA内建的异步串行接口向主控计算机传递误码信息。也可以通过数码管实时显示一段时间内的误码率。文章先介绍了系统构成和工作流程,然后重点分析了关键技术的实现。  相似文献   

3.
随着现有各类信号接收机不断推陈出新,为满足接收机测试所使用的信号多样性、参数可调等需求,对信号产生技术进行了研究,根据现有主流雷达、通信等信号,设计了一种新颖的基于虚拟仪器与FPGA的多类型信号模拟器。其中多类型信号模拟软件使用C语言基于LabWindows/CVI开发。通过模拟软件与FPGA控制数据的传输,使用PCIE接口与总线先将信号数据传输至硬件部分的DDR3存储器中进行缓存,而后从DDR3存储器读取到DAC模块中,最终经数模转换,通过两个通道输出模拟信号。与传统的模拟器相比,所提出的软硬件体系架构在集成度、通用性、灵活性、可扩展性、系统成本等方面均取得较为显著的提升。测试结果表明模拟器能正常工作,性能满足使用需求。  相似文献   

4.
《微型机与应用》2016,(23):80-82
采用DDS技术设计工业控制现场测试信号源,基于VHDL语言进行系统建模,对DDS进行重新参数设计,实现IP核重构,能够根据需要修改参数以实现器件的通用性;利用QuartusⅡ平台完成具体DDS芯片设计,阐述了基于VHDL编程的DDS设计的方法步骤。经测试,该设计各项设计指标符合要求,具有很好的实用价值。  相似文献   

5.
针对模数多路数字采集系统的模拟最输入端口的特点,提出一种基于FPGA的自动测试设备的设计.该设备借助多通道电甲设置数模转换器,可以实现高精度的测试.FPGA的可定制特性,可以灵活地满足多路端口的实时和同步要求,功能多样化.通过介绍该没备的设计思路、结构组成以及工作流程,展示了FPGA的优势.  相似文献   

6.
为多种波形信号发生器的设计提出了一种较为简单的解决方案,根据各种波形产生的基本原理,利用Matlab/DSP Builder建立其数学模型,然后利用ALTERA公司提供的Singacompler工具对其进行编译,产生QUARTUSII能够识别的VHDL源程序,并且给出了多波信号发生器的顶层原理图,经过波形仿真后,下载到目标器件中,实现了多种波形信号的输出。其设计简单,修改灵活,输出波形信号稳定等优点,完全可根据用户需要进行现场可编程。  相似文献   

7.
本文详细分析了美国Xilinx公司XC4000系列器件的结构,并总结了使用FPGA器件的一些设计技巧。  相似文献   

8.
立足于GPS卫星信号仿真技术,提出了基于DSP+FPGA的多通道GPS卫星信号仿真器硬件设计方案,概略介绍了硬件系统的基本架构,详细给出了基于此上的软件结构和程序流程,最后通过实验验证了该方案的可行性。实验结果表明,该方案设计的GPS仿真器信号逼真度高、可编程性强、使用灵活,并具有一定的动态性能,为GPS接收机的性能检测提供了有益的支持。  相似文献   

9.
提出了一种基于FPGA多功能复合安全性能测试仪校准仪的设计方案.采用现场可编程门阵列(FPGA)为控制芯片,结合电子负载,实现了集耐压、泄漏、绝缘、接地测试校准于一身的复合校准功能,测试数据可实时记录并通过LCD显示,并且可通过USB2.0与PC机高速通信.通过该系统的开发,可以更大地提高测试仪校准仪的自动化和集成化程度.  相似文献   

10.
BIT试验中VME总线故障注入设备控制单元设计   总被引:2,自引:1,他引:1  
针对航空电子设备BIT(机内测试)试验,设计了一种基于FPGA(现场可编程门阵列)的VME总线故障注入设备。该设备的控制单元用于完成故障注入设备的总体控制,是实现故障注入任务的关键。详细分析了VME总线故障注入设备的总体框架,给出了VME总线故障注入设备控制单元的设计方案,包括详细的软、硬件设计方法以及该系统的工作流程,并通过测试工具验证了控制单元设计和功能的正确性。最后,讨论了BIT试验中故障注入技术应用未来研究工作的开展方向。  相似文献   

11.
JTAG接口电路设计与应用   总被引:1,自引:0,他引:1  
温国忠 《微计算机信息》2007,23(23):298-299
目前通讯电子产品的芯片、单板、系统的复杂度不断提高,物理尺寸却在不断缩小,JTAG电路的设计也随之成为关系到单板可测性、稳定性和可靠性的重要因素。JTAG测试接口在集成电路工作时,可以控制管脚的状态,由于应用系统的干扰,可能使JTAG测试口出现错误操作,从而影响芯片及其管脚的工作状态,造成芯片不能正常工作,给产品的可靠运行带来隐患。因此,很有必要对JTAG接口电路设计进行探讨,找到一种更合理的JTAG接口电路设计。  相似文献   

12.
李虹  常丹华 《微处理机》2005,26(6):12-14
固件程序的设计,是开发USB设备中非常重要的一个环节,它直接影响到USB设备的数据传输速度。本文以Cypress公司的USB控制器芯片AN2131QC为例,重点讨论了EZ—USB的特性,给出了利用EZ—USB框架编写固件程序的步骤、两种固件装载方法,以及相应的程序代码。  相似文献   

13.
首先介绍基于ZigBee协议的OTA系统,并在CC2530F256硬件平台上进行验证。在Z-Stack协议栈中,设计出一种镜像页请求的空中下载(Over the Air,OTA)更新方式,并通过实验测试,与原有的镜像块请求方式进行了比较分析。实验结果表明,镜像页请求方式可以大大减少网络的更新流量,从而提高节点的更新效率。  相似文献   

14.
设计并实现了一种基于SOPC的通用型JTAG调试器。在FPGA中加入特定CPU的JTAG调试IP-core,利用SOPC易于下载更新和可重用的特性,实现对多种嵌入式CPU的调试。采用了Altera公司的NiosII开发套件,并开发了针对ARM7TDMI的调试IPcore。  相似文献   

15.
介绍了一个在Linux环境下支持续传和多线程下载工具的设计技术,并讨论了在实现中用到的一些数据结构和关键技术。  相似文献   

16.
提出Trimedia DSP芯片硬件仿真器的硬件电路组成和接口软件设计;介绍JTAG接口的标准、工作原理及在芯片中的实现。  相似文献   

17.
多处理器阵列的JTAG调试系统设计   总被引:1,自引:0,他引:1       下载免费PDF全文
黄光红  洪一  耿锐  陆俊峰 《计算机工程》2010,36(14):224-226
针对多处理器系统开发难度大、效率低等问题,提出基于联合测试行动组的多处理器系统远程调试方案。该方案可以实现多处理器的同步和异步调试,提供多种调试方式。在Linux系统下实现该调试系统,仿真测试和实际应用证明该方案是有效的,能较大地提高系统的开发效率。  相似文献   

18.
针对软件模拟硬件故障注入不能突破操作系统保护而使故障注入受到限制的问题,提出一种基于JTAG调试技术的硬件故障注入方法。当目标系统处于运行状态时,通过设置断点、设置观察点、发送调试请求等方式使目标系统在硬件层次中止当前运行模式,进入硬件调试模式。通过对基于总线扫描链的移位操作插入数据或CPU本身的指令,对系统内部的总线数据、寄存器数据、存储器数据进行修改。实验结果表明,该方法可以成功地实现故障注入。  相似文献   

19.
提出了一种基于JTAG协议的嵌入式CISC处理器的调试系统的设计方案。针对自主研发的教学用JU-C2型处理器设计了片上调试器和CPU内部寄存器扫描链,为构成一个完整的调试系统,还设计了USB-JTAG协议转换器和PC机控制软件。调试系统可以实现微指令级和机器指令级的单步、断点以及CPU内部寄存器值的查看和PC(程序计数器)写入,还有CPU的运行停止和复位这些常用的调试功能。分别介绍了系统的各个组成部分以及它们的原理,进行了系统测试,验证系统工作的正确性。调试系统对CPU内部数据通路侵入性较小,在教学中也有一定的实用性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号