共查询到20条相似文献,搜索用时 88 毫秒
1.
本文设计的基于FPGA的电子密码锁,具有记忆和修改6位密码、输入密码位数指示及防止多次试探密码等功能,与银行卡的原理和功能极其相似,使得密码锁的保密和安全性能进一步增强.最后,给出了在Quartus Ⅱ软件开发平台上实现密码锁各项功能的仿真图,并在FPGA芯片EP1K30TC144-3上通过了验证. 相似文献
2.
基于FPGA的CRC编码器的实现 总被引:1,自引:1,他引:0
在数据通信中为了降低通信线路传输的误码率,需要采用高效能的差错控制方法,循环冗余校验CRC(Cyclic Redundancy Check)由于编码简单且有效,是一种最常用的信道编码方法.介绍了CRC编码的原理算法和校验规则,以CRC-4为例,给出了CRC校验码的具体计算过程和使用硬件描述语言VHDL来实现CRC编码的流程图,在程序中实现的是串行移位计算,并以Altera公司开发的EDA工具QuartusⅡ作为编译、仿真平台,选用Cyclone系列中的EP1C6T144C6器件,完成了CRC编码器的FPGA实现,其实现速度可达397 MHz. 相似文献
3.
4.
5.
6.
数字电子技术是电子信息类的专业技术基础课程,一方面近些年可编程技术的发展及应用,改变了数字系统的设计理念、设计方法,传统的基于原理图和中小规模集成电路的设计方法已被FPGA所取代,HDL已经成为数字设计技术主流;另一方面在当前“新工科”理念下,要培养具有工程实践能力的人才,但传统工科教育的课程架构却难以满足这一要求。课程内容必须跟上时代发展,要服务社会,那么课程与教学内容的改革是无法回避的,本文以传统数字电子技术为基础,结合实际案例,从点、线、面、体四个层次设计实验项目,让学生快速入手并掌握FPGA的设计。 相似文献
7.
文章先介绍了巴克码的特点与巴克码识别器的原理,接着在MAX+plusⅡ 10.0软件平台上,用VHDL语言设计了7位巴克码发生器与识别器,并对其进行了编译和时序仿真,最后又配置到可编程逻辑器件EP1K30TC144-3进行了验证。测试结果表明了该设计的有效性。 相似文献
8.
9.
根据视频图像相邻两场直方图的高度相似性特点,提出了改进直方图均衡化算法.改进算法经过MATLAB仿真验证,并在FPGA视频图像处理平台上硬件实现.实验证明:改进算法实现图像增强的同时简化了系统结构和逻辑设计复杂度,节约30%的硬件成本,满足视频图像处理的实时性要求. 相似文献
10.
通过对大型户外全彩LED显示屏的研究,基于FPGA设计了一种LED显示屏的控制系统。该系统主要工作基于Altera公司提供的DE1开发板上进行设计,在Quartus II的软件开发环境下,采用层次化设计,用Verilog HDL语言建立分频时钟模块、数据采集和重组模块、扫描驱动模块,最后连接成一个整体的系统模块,进行仿真和调试,完成FPGA控制系统的设计。通过SPI通信协议发送数据,完成了64×64的LED屏的图形显示,从而验证了LED大屏幕的设计方法。本方案实现的显示控制系统方法,满足目前LED大屏幕区域显示和高速处理图像数据的要求,具有稳定性高、设计灵活等特点。 相似文献
11.
介绍一种基于FPGA的音乐流水灯控制器,采用硬件描述语言对其进行描述,分别实现乐曲的播放和同步流水灯的闪烁。并构建一个SOPC系统,集成LCD模块来显示实时音乐的音阶值和频率强度。最后在Altera公司的FPGA多媒体开发平台DE2上进行实现。 相似文献
12.
针对车载和机载卫星导航系统的数据采集问题,采用以现场可编程门阵列(Field Programmable Gate Array,FPGA)为平台的GPS导航系统数据解析方案。该设计以NMEA-0183协议的数据格式为基础,循环判断报文头、定位状态、校验位和结束位标志,根据逗号计数器的值决定提取所需要的导航信息,直至完成正确的解析。用Verilog HDL硬件描述语言完成了代码设计,并在FPGA内部生成硬件电路。仿真与硬件测试结果均表明该设计可提取导航系统中的定位信息。 相似文献
13.
14.
介绍采用VHDL语言在现场可编程门阵列器件(FPGA)上实现通用芯片8255的设计,并简要介绍8255的结构,给出VHDL语言设计程序。 相似文献
15.
分析了硬件描述语言VHDL的特点、结构和描述;说明了基于VHDL进行数字逻辑电路设计的方法;结合实例介绍了VHDL在数字逻辑电路设计中的应用方法。 相似文献
16.
基于Verilog HDL设计的交通灯控制系统 总被引:1,自引:0,他引:1
Verilog HDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Xilinx ISE6.02和ModelSim 5.6完成综合、仿真。此程序通过下栽到FPGA芯片后,可应用于实际的交通灯控制系统中。 相似文献
17.
18.
针对数字式锁相环前端A/D单元中,采样时钟在锁相环锁定前存在动态变化的问题,利用16位ADC器件AD7626的特点设计了一种基于FPGA的频率自适应欠采样电路,提出了频率自适应的时序控制策略,解决了FPGA时序控制驱动程序对输入采样信号频率变化的自适应问题。动态欠采样频率下对时基信号进行采样的实验测试结果表明,采集信号频率与理论一致,设计采样电路具有频率自适应特性。 相似文献
19.
20.
基于FPGA的高速FIFO电路设计 总被引:1,自引:0,他引:1
给出异步FIFO电路在高速数据采集系统中的应用,由FPGA生成独立时钟域的FIFO缓存器,采用FIFO的可编程设置参数启动数据传输,根据读写时钟频率异同的传输要求和FIFO的特性,采用一套控制电路,解决了可变速率数据缓存和固定时钟传输的问题。 相似文献