首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 171 毫秒
1.
在不增加或尽量少增加硬件的前提下,提出了两种新的双机或多单片机问数据交换方法。其中纯软件方法采用四根连接线和相应的时序实现,节约了硬件资源;而采用增加串行RAM的方法,通过分时访问串行RAM,任何一个MCU对串行RAM访问过程中不需要其他MCU的参与,从而提高各MCU的实时性。并针对多机分时串行RAM访问中可能出现的竞争风险提出了有效的解决方法。  相似文献   

2.
ATmega 162双串行口的应用   总被引:2,自引:1,他引:1  
串行通信用于MCU与MCU以及MCU与外设之间的数据传送;大多数MCU中只有一个全双工串行口,不能满足多MCU应用的需求,AVR高速嵌入式单片机ATmega162带有两个全双工串行口,双串口可同时进行通信,在ATmega162串行通信原理基础上,对双串口同时通信进行了研究,并开发了一个全双工双串行口的数据采集、转发系统,该系统应用ATmega162的两个独立工作的串口改变了传统主从式的通信模式,建立了对等的通信模式,实现了数据的同时发送和接收,提高了MCU的通信效率。  相似文献   

3.
嵌入式应用开发中通用串行通信程序的设计方法   总被引:3,自引:0,他引:3  
分析了嵌入式开发中不同MCU串行通信编程的共性,根据软件工程的基本原理提取了MCU串行通信编程的基本要素,把编程要素分为通用部分和个性部分。对于通用部分,给出了能够适用于各种MCU的串行通信程序,对于个性部分,给出了基本编程原理与移植要点。文中给出的设计方法和程序,分别在8位、16位、32位MCU上进行了测试,可以成为嵌入式开发中的一个通用部件。  相似文献   

4.
为双MCU系统设计一个可以分时共享的单串行通道.根据通道控制方式及上位机与MCU握手过程的不同,分别给出主从式双MCU系统单串行接口和并列式双MCU系统单串行接口两种实现方式.  相似文献   

5.
为配合某电力测量仪表的开发,对 Xilinx 公司的 SpartanII 系列 FPGA 的配置方案进行了探索。该方案采用大容量串行 e- Flash 存储器 MM36SB010 存放 FPGA 配置文件,MCU 读取该配置文件并在被动串行模式下完成对 X C 2 S 3 0 的在线配置。该方案具有接口简单、成本低廉、便于移植的优点。  相似文献   

6.
SPI是一种高效的串行双向同步通信接口,适合于主机与外围设备进行通信,但有些MCU不带SPI。为实现这一类MCU与带SPI的外围设备进行通信,本文介绍了一种软硬件结合的技术,并以伪SPI命名,模拟SPI的工作。  相似文献   

7.
SPI接口的出错分析及其改进   总被引:2,自引:0,他引:2  
单片机(MCU)系统为了与SPI标准外围接口器件进行通信,必须使用SPI(Serial Peripheral Interface,串行外设接口)总线。SPI总线系统是Motorola提出的一种同步串行外设接口,有信号线少、协议简单、传输速度快的特点,因此有不少外围器件都采用SPI总线,如Flash RAM、A/D转换器、LED显示器、MCU以及计算机网络等。MCU中的SPI接口通过配置可与各个厂家生产的多种标准外围器件直接连接。  相似文献   

8.
适用于串行通信数据流的循环冗余校验方法   总被引:3,自引:0,他引:3  
介绍了循环冗余校验(CRC)在串行通信中的应用,当系统内存有限而数据流比较大时,给出了边传输边校验的方法,并详细讨论了数据流的分决传输原理,解决了基于MCU的微控制系统中串行通信数据流传输的可靠性和实时性.  相似文献   

9.
基于SPI协议的MMC卡读写机制的实现   总被引:12,自引:0,他引:12  
多媒体卡 (MMC)是在多媒体领域被应用很广的外部存储介质 ,可是大多数微处理器 (MCU)并没有专门的多媒体卡控制器。串行外设接口 (SPI)协议是被广泛支持的总线协议 ,仅需四根线就可以完全解决读写的问题。多媒体卡的串行外设模式给了不具有多媒体卡控制器而需要读写多媒体卡的微处理器另一种选择 ,它通过串行外设接口总线与多媒体卡相连 ,并支持多媒体卡模式下的大多是指令。该文介绍了串行外设接口协议的原理和多媒体卡的串行外设接口协议模式的特殊性 ,最后通过DPS5 685 8平台实现。虽然在速度上比用多媒体卡控制器实现略慢 ,可是已经完全能够满足大多数的应用场合。  相似文献   

10.
面对基于传统IC芯片的微电子应用系统设计技术向基于知识产权核的片上系统SoC技术发展的趋势,以IP构件为基础的设计复用思想已经应运而生。通用异步串行通信接口因其可编程特性和高度兼容性,在各类MCU、MPU以及DSP芯片设计中得到了广泛的应用。本文介绍了一种以状态机为控制核心,内部带有16字节缓冲FIFO的通用异步串行通信接口IP核的设计。本设计采用VHDL语言描述,用FPGA实现并通过了仿真验证。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号