首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
降低任何嵌入式设计的体积和成本的常用方法是使用具有较少I/O引脚的通信总线。虽然从并行总线发展到串行总线可明显减小体积和降低成本,但是从一种串行总线发展为另一种具有较少引脚的串行总线也很有用。用串行总线替代并行总线时,传输速度是一个关键参数。在小体积是最重要参数的设计中,  相似文献   

2.
一种高速双通道串行总线接口   总被引:1,自引:1,他引:0  
本文描述了一种用于实时多机系统的高速双通道串行总线接口,能在两条总线上同时通讯.通讯与CPU工作并行,具有效率高,实时性强,电路简单之优点.  相似文献   

3.
在嵌入式系统中,内部数据访问通常使用低速的并行数据总线,而系统与外部模块数据交换则需要使用较高速率的总线.文章提出了一种可以简易地实现嵌入式系统内部的低速并行总线与外部高速的PCIe串行总线互连方案.  相似文献   

4.
实际上当前设计和生产的所有电子产品几乎都属于嵌入式系统,其中可能包含微处理器、微控制器、DSP、RAM、闪存、EPROM、FPGA、A/D、D/A及其它I/O.嵌入式系统设计正越来越多地用串行总线代替内部并行总线,如12C、SPI和CAN.在串行总线上,一个信号可以包括地址、控制、数据和时钟信息;其复杂性给设计工程师在调试上带来了重大挑战.  相似文献   

5.
《电子产品世界》2003,(9B):65-66,74
在过去采用微控制器和用数字信号处理与外设通信的设计中,并行总线一直占有主导地位。但随着应用的日趋复杂,串行总线已开始取代并行总线,逐渐成为优先选择的总线结构。串行总线的优点之一是只需要小量的信号。并且串行总线设计使用较低的功率、较少的引脚数和较小的电路板空间——从而降  相似文献   

6.
高速串行总线的常用测试码型在当今的电信和计算机产品上,相比传统的并行总线,电路中的串行总线越来越多,速率越来越快。比如通信产品中的10GBase-KR、CPRI2代,计算机中的PCIeGen2、SATA6G,存储产品中的SAS6G、FC8.5G,这些串行总线都陆续的跨过了5Gbps。  相似文献   

7.
互连设计师正从同步并行总线转移到点对点高速串行链接(带嵌入式时钟和数据).这种转移使很多通信系统设计人员想知道在串行和并行互连之间进行选择时如何折衷考虑.本文通过详细分析新一代高速互连串行总线和其目标应用给出了答案.  相似文献   

8.
我们的生活中越来越离不开科技产品,类似儿童学习机这样的消费电子产品随处可见.麻雀虽小,五脏俱全.在这些产品内部,电源、串行和并行通信总线、微处理器等要保持正常运转,就需要测试系统对音频串行总线和电源的强力支持.  相似文献   

9.
《电子设计应用》2006,(3):140-140
在传统上,各式各样的设备一直使用宽并行总线进行内部间相互通信及与外部通信,这些设备包括计算机、打印机、自动提款机、防抱死制动系统等。但是,嵌入式系统设计中正日益使用I^2C、SPI和CAN等串行总线代替并行总线。在串行总线结构中,一个信号可以包括地址信号、控制信号、数据信号和时钟信号。“通过Wave Inspector等创新功能,及全面支持嵌入式设备设计中最常用的串行数据标准,DPO4000系列示波器将帮助工程师更迅速地找到和解决问题。”泰克佘司经济型示波器产品线总经理Bob Bluhm表示。  相似文献   

10.
在过去采用微控制器和用数字信号处理与外设通信的设计中,并行总线一直占有主导地位。但随着应用的日趋复杂,串行总线已开始取代并行总线,逐渐成为优先选择的总线结构。串行总线的优点之一是只需要很少的信号。并且串行总线设计使用较低的功率、较少的引脚数和较小的电路板空间,从而降低了产品的成本。许多设计中为通信融合了多种类型的串行接口。例如可使用I~2C总线与EEPROM进行本地通信,另一个器件则可能使用SPI总线与设计中的其它外设通信。然后整个设计可经USB或CAN连到外部网络。  相似文献   

11.
在传统上,各式各样的设备一直使用宽并行总线进行内部间相互通信及与外部通信,这些设备包括计算机、打印机、自动提款机、防抱死制动系统等。但是,嵌入式系统设计中正日益使用I2C、SPI和CAN等串行总线代替并行总线。在串行总线结构中,一个信号可以包括地址信号、控制信号、数据信号和时钟信号“。通过WaveInspector等创新功能,及全面支持嵌入式设备设计中最常用的串行数据标准,DPO4000系列示波器将帮助工程师更迅速地找到和解决问题。”泰克公司经济型示波器产品线总经理BobBluhm表示。该公司近期推出的DPO4000示波器系列包括D P O…  相似文献   

12.
N×P公司的PCF8811是低功耗CMOS LCD控制和驱动器,用于驱动80行、128列图形显示,或者79行、128列的图形显示和含有128个符号的图标行.所有显示所需的功能由一个独立的芯片提供,包括一个片上生成的LCD电源和偏置电压,需要很少的外部组件,功耗很低.PCF8811可以通过并行总线、串行总线或I2C总线接口连接微控制器.  相似文献   

13.
在过去采用微控制器和用数字信号处理与外设通信的设计中,并行总线一直占有主导地位。但随着应用的日趋复杂,串行总线已开始取代并行总线,逐渐成为优先选择的总线结构。串行总线的优点之一是只需要小量的信号。并且串行总线设计使用较低的功率、较少的引脚数和较小的电路板空间——从而降低了产品的成本。许多设计中为通信融合了多种类型的串行接口。例如可使用I2C总线与EEPROM进行本地通信,另一个器件则可使用SPI总线与设计中的其它外设通信。然后整个设计可经USB或CAN连接到外部网络。但存在一些与调试串行总线设计相关的挑战。例…  相似文献   

14.
1.I2C串行总线概述I2C总线是PHLIPS公司推出的一种串行总线,是具备多主机系统所需的包括总线裁决和高低速器件同步功能的高性能串行总线。I2C总线只有两根双向信号线:一根是数据线SDA;另一根是时钟线SCL。I2C总线通过上拉电阻接正电源。当总线空闲时,两根线均为高电平。连到总线上的任一器件输出的低电平,  相似文献   

15.
《电子设计技术》2008,15(6):20-20
当前设计和生产的所有电子产品几乎都属于嵌入式系统,其中可能包含微处理器、微控制器、DSP、RAM、闪存、EPROM、FPGA、A/D、D/A及其它I/O。嵌入式系统设计正越来越多地用串行总线代替内部并行总线,如I2C、SPI和CAN。在串行总线上,一个信号可以包括地址、控制、数据和时钟信息,其复杂性给设计工程师在调试上带来了重大挑战。泰克公司最新推出的DPO3000系列数字荧光示波器(DPO)为嵌入式设计应用中的串行总线测试提供了完整的一套工具。  相似文献   

16.
随着嵌入式技术的发展,串行总线技术也被越来越多的应用于各个领域.目前一些高端的数字示波器产品已经加入了串行总线的触发和分析功能.基本上都是针对目前主流的通用串行总线协议,如I2C、SPI、CAN LIN、uART等,可以满足大部分串行总线调试的需求. 以横河电机公司新推出的DLM2000示波器为例,本文介绍串行总线的总线触发和总线分析.  相似文献   

17.
多年来,宽同步并行总线一直是在数字设备之间交换数据的既定的实现技术.但是,定时问题一直"折磨着"较高时钟频率和数据速率的并行总线,严重地限制了它们满足服务器和图形系统中更高速计算结构需求的能力.在过去几年中,串行总线技术的普遍实施变革了计算行业.串行总线只发送一条码流,"自行获得时钟输入",从而消除了与并行技术有关的定时偏移.在串行传输中,同步远不是什么问题,解决了对整体吞吐量的结构限制.结果,串行数据速率已经提高到1Gb/s以上,当前实现方案已经接近3~6Gb/s.但是,随着几千兆位的串行数据速率在数字系统中日益常见,信号完整性、也就是集成电路正确运行必需的信号质量正成为设计人员担心的首要问题.数据流中的一个坏码就可能给指令或交易输出带来巨大的影响.  相似文献   

18.
I^2C总线协议及其应用   总被引:1,自引:0,他引:1  
一、I~2C总线介绍: 由于大规模集成电路技术的发展,在单个芯片集成CPU以及组成一个单独工作系统所必须的ROM、RAM、I/O端口、A/D、D/A等外围电路和已经实现,这就是常说的单片机或微控制器。目前,世界上许多公司生产单片机,品种很多:包括各种字长的CPU,各种容量和品种的ROM、RAM,以及功能各异的I/O等等。但是,单片机品种规格有限,所以只能选用某种单片机再进行扩展。扩展的方法有两种:一种是并行总线,另一种是串行总线。由于串行总线连线少,结构简单,往往不用专用的母板和插座而直接用导线连接各个设备即可。因此,采用串行总线大大简化了系统硬件设计。PHILIPS公司早在十几年就前推出了I~2C串行总线,它是具备多主机系统所需的包括裁决和高低速设备同步等功能的高性能串行总线。  相似文献   

19.
飞控组件总线接口用于飞控组件与其它外部系统之间的信息交换,根据不同外部系统的通信需求,选定适用的总线接口方案。文章主要对飞控组件常用的串行总线接口、并行总线接口、开关量I/O接口等进行研究,分别从一般设计方法、电气特性要求、电路设计方法、通信设计方法等方面进行分析,为飞控组件总线接口的设计提供参考和依据。  相似文献   

20.
《电子设计技术》2013,(11):33-34
目前,数字设计正在发生翻天覆地的发展和变化,亟需采用创新的方法来进行设计、仿真、测量和调试。一方面的变化是更多地采用串行总线,另~方面的变化是使用系统级芯片(SoC)集成电路或具有SoC功能的先进FPGA。虽然数字设计面临着这些变化,不过传统的并行总线仍然有很大的用武之地,设计人员需要刘这些总线进行测量。本文将讨论并行总线测量的基础知识,包括功能与计时验证和调试,以及如何跟踪系统崩溃情况并探究其根本原因。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号