共查询到19条相似文献,搜索用时 125 毫秒
1.
2.
基于VHDL的I2C总线从模式控制核设计 总被引:1,自引:0,他引:1
该文从状态机的角度,介绍一种I2C控制核的VHDL设计方法.将其嵌入到FPGA中,用于一些带有I2C总线接口的外围器件较少、对I2C总线功能要求较简单的FPGA/CPLD系统.针对I2C总线的从模式串行通信的特点,着重介绍I2C控制核的总体设计方案,详细描述其内部状态机的工作原理及设计过程,采用VHDL语言,在Quartus II软件平台中进行EDA的综合与时序仿真,并给出仿真图. 相似文献
3.
基于FPGA的视频采集与显示系统设计 总被引:1,自引:1,他引:1
设计了一种基于FPGA的VGA接口视频显示系统.系统可以分为视频解码芯片的配置模块、FPGA采集模块、片外SRAM存储模块、VGA控制器模块和D/A模块.实现过程中,通过FPGA对SAA7111配置进行初始化,得到经过A/D转换的RGB格式视频信号,利用采集控制模块将这些视频信号保存到SRAM.VGA控制模块读出SRA... 相似文献
4.
为了降低视频输入部分的设计难度,引入了SAA7111视频输入处理芯片。概述了I^2C总线的结构、时钟、信号类型和工作方式,简单介绍了SAA7111芯片的工作原理,阐述了如何利用FPGA(现场可编程门阵列)产生I^2C总线时钟方法,以及在此前提下如何实现I^2C总线开始信号、停止信号以及位传输的方法,并在讨论SAA7111寄存器设置的基础上给出了SAA7111初始化的状态转移图。实验结果表明:该设计通过FPGA对I^2C总线两条传输线的时序模拟,正确实现了对SAA7111的初始化,为视频数据的采集提供了前提。 相似文献
5.
6.
7.
8.
视频采集系统中控制单元的CPLD设计 总被引:1,自引:0,他引:1
目前的视频采集处理系统中,专用的视频解码器得到了广泛的应用。但是这种解码器不能和直接被通用的存储设备利用,所以对这种芯片的使用通常都要借助可编程逻辑器件CPLD或FPGA。详细介绍了一个基于视频解码器和CPLD的视频采集系统,该系统具有高效率和低功耗特点。着重介绍了CPLD的VHDL程序设计的优化技术原则,经过优化设计,本系统的CPLD宏资源消耗率最少。 相似文献
9.
简单介绍了I2C总线规范和提出一种基于FAGA的I2C总线接口协议的设计方法,并给出了仿真结果。 相似文献
10.
以标准的I2C总线协议为基础,基于FPGA实现一个SLAVE模式的模块通过有限状态机。本文主要介绍了SLAVE模式的特点。给出了设计的原理框图和modelsim下的行为仿真时序图。 相似文献
11.
12.
13.
14.
介绍了虚似I^2C总线的特点,描述了用VHDL语言实现虚拟I^2C总线技术的设计。最后给出了对SAA7111进行初始化的方法。 相似文献
15.
3D显示器视频转换系统设计及其FPGA实现 总被引:2,自引:5,他引:2
针对SXGA(1280×1024)格式高速视频信号的传输特性,结合FPGA技术设计了适用于43cm(17in)自由立体液晶显示器的3D视频信号转换系统。以FPGA芯片作为显示控制器,采用乒乓操作的设计思想协调两组SDRAM完成不同3D模式下对视频信号的实时读写控制,从而实现多制式的立体显示。该设计方案具有不降低显示刷新率、电路结构简单、设计灵活性高的特点,只要通过适当修改代码即可应用于更大尺寸的立体显示器。对系统硬件组成及工作原理进行了分析,并着重介绍了基于乒乓操作的SDRAM控制器的设计与实现。 相似文献
16.
基于FPGA的实时视频采集系统 总被引:10,自引:1,他引:10
设计实现了一种实时电视跟踪系统中的前端视频数据采集系统。该系统使用专用视频输入处理芯片SAA7111和FPGA实现了高速连续的视频采集,满足了后续视频处理的需要。重点对该系统中的视频A/D转换、视频提取及视频存储等模块进行了介绍,并给出了相应的VHDL代码。 相似文献
17.
系统地论述了PCI总线的仲裁机制和常用仲裁协议,简要地分析了常用仲裁协议的优缺点,并在此基础上介绍了一种基于循环优先级仲裁协议和FIFO队列相结合的PCI总线仲裁器的实现方法,旨在解决目前PCI总线仲裁协议中由于优先级循环出现的特权插队问题,并详细说明了基于循环优先级仲裁协议与FIFO队列相结合的总线仲裁器的设计和FPGA硬件实现。 相似文献
18.
19.
给出一种在FPGA控制下实现的工业控制计算机通过VME总线与VME SLAVE板之间通过DMA方式进行并行通信的接口设计方案。FPGA的控制功能采用状态机工作方式实现。 相似文献