首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 390 毫秒
1.
产品     
通信与计算机Altera的PCI-SIG兼容x1和x4 PCIe解决方案支持Arria GX FPGA Altera公司的低成本Arria GX FPGA开发套件在首次提交后通过了PCI-SIG的兼容性测试。  相似文献   

2.
《半导体技术》2012,(9):683
正2012年8月1号,Altera公司宣布开始批量发售FPGA业界性能最好、具有背板功能的收发器。Altera的StratixV FPGA是业界唯一能够提供14.1 Gb/s收发器带宽的FPGA,也是唯一支持最新一代光纤通道协议(16GFC)的FPGA。背板、交换机、数据中心、云计算应用、测试测量系统以及存储区域网的开发人员采用Altera最新一代28 nm高性能FPGA,能够大幅度提高数据速率,快速进行存储并检索信息。对  相似文献   

3.
电荷耦合器件(CCD)辐射效应测试系统需具备通用性。通常情况下需要为每一种CCD设计一款测试电路,无法满足通用性要求,通用性电路的难点在于不同CCD要求不同的驱动通道数、驱动时序、信号占空比及工作点。提出了一种适用于多种CCD的测试电路设计方法。以现场可编程门阵列(FPGA)负责时序发生、工作点调节及整个系统的控制,驱动模块采用工作点可调的模式,并结合电荷泵技术,仅需更改FPGA设计及给驱动模块提供不同的工作点电压,便可使以上驱动参数可调,实现测试电路的通用性。采用该方法进行测试还可以适应CCD辐照后工作点的变化。最后通过正确驱动TCD1209线阵CCD和4096×96型TDI-CCD,并对TDI-CCD总剂量辐照实验进行正确的参数测试,验证了通用测试电路设计方法的可行性。  相似文献   

4.
Altera公司开始提供Stratix IV GX FPGA开发套件。这一套件为加速Altera集成8.5Gbps收发器高性能40nmStratix IV GX FPGA的设计开发提供硬件和软件解决方案。该套件是设计和测试高速串行接口的理想环境。  相似文献   

5.
巩峰  李晃  陈彦化 《电子科技》2014,27(7):26-29
为满足现代工业发展对系统设备集成化、网络化的需求,文中探讨了基于SOPC的千兆以太网实现方法。采用Altera公司的CycloneIII系列FPGA作为平台,在其中搭建了NiosII软核处理器。并利用Altera提供的三速以太网的IP核,实现了千兆网的MAC层控制器。同时通过UDP协议实现了数据的传输。  相似文献   

6.
本文参照CAN2.0总线协议设计了一个CAN控制器软核。具体设计采用TOP-DOWN方式,上层采用模块化设计,最底层模块以Verilog语言编写而成。测试了软核在Xilinx公司和Altera公司部分FPGA上的资源利用和性能情况。此外,基于SOPC技术将处理器软核和CAN控制器软核集成在单片FPGA中,构建了一种新型的CAN总线系统,并在该系统中完成了对控制器软核的测试验证。  相似文献   

7.
基于FPGA和UART的数据采集器设计   总被引:3,自引:1,他引:2       下载免费PDF全文
设计一种基于FPGA和UART串口传输技术的数据采集器.设计中采用12位、20 Msample/s的ADS805高速A/D芯片和Altera公司的Cyclone系列FPGA芯片.整个设计完全采用硬件逻辑,集成在一片FPGA内,不需要微处理器,实现了数据的采集、缓存和UART串口的发送与接收,设计电路简单,具有较高的采集速度,传输接口通用性强,便于互联;FPGA的重构性和通用性,也便于设计功能的升级.  相似文献   

8.
王智  杨瑞峰  杭晔 《通信技术》2009,42(5):45-47
提供了一种4路串口转换PCI总线的设计方案。运用Altera公司的FPGA芯片EP2C35和UART串口扩展芯片ST16C654实现多路串口和PCI总线接口转换,并重点介绍了FPGA和PCI总线的设计要点以及驱动程序的开发。该扩展卡符合PCI 2.2规范,最高波特率可达921.6KB/s,可广泛应用于各类测试设备、工厂自动化、有线通信等领域。  相似文献   

9.
《光机电信息》2011,(1):55-56
Altera日前宣布,已成功通过Ethernet Alliance高速以太网(HSE)小组委员会的首次互操作性测试,这一测试主要针对设计用于支持100G以太网(100GbE)系统的产品。通过互操作性测试验证了Altera在其Stratix IV GT FPGA中实现的业界一流收发器技术的性能,表明公司能够为设备生产商提供低风险解决方案,用于40GbE/100GbE系统的实施。  相似文献   

10.
Altera公司和ARM近日宣布,通过双方特有协议,两家公司联合开发了DS-5嵌入式软件开发工具包,实现了Altera SoC器件的FPGA自适应调试功能。Altera版ARM开发Studio 5(DS-5TM)工具包经过设计,  相似文献   

11.
嵌入式系统     
《电子产品世界》2010,(3):75-75
Altera发布28nm FPGA技术创新 Altera宣布在即将推出的28nm FPGA中采用的创新技术:嵌入式HardCopy模块、部分重新配置新方法以及嵌入式28Gb/s收发器,这些技术将提高下一代Altera FPGA的密度和I/O性能,巩固相对于ASIC和ASSP的竞争优势。  相似文献   

12.
Altera、MIPS科技以及System Level Solutions SLS近日推出了MIPS-BasedTM、FPGA优化软核处理器,适用于Altera FPGA以及ASIC器件。  相似文献   

13.
《今日电子》2014,(6):57-57
正Altera公司宣布,与前一代高性能可编程器件相比,Stratix 10 FPGA和SoC客户设计的内核性能成功提高了两倍。Altera与几家早期试用客户在多个市场领域密切合作,使用Stratix 10性能评估工具测试了他们的下一代设计。客户所体会到的FPGA内核性能突破源自Intel 14nm三栅极工艺技术以及革命性的Stratix 10 HyperFlex体系结构。HyperFlex是Altera为Stratix 10器件提供的下一代内核架构——是FPGA业界过去十年中最显著的体系结构创新,支持传统FPGA体系结构无法实现的应用。具有  相似文献   

14.
《半导体技术》2012,(5):407
正2012年4月11日,Altera公司宣布,goHDR作为FPGA OpenCL计划的早期试用客户,通过Altera的FPGA OpenCL计划,大幅度缩短了开发时间,显著提高了性能。与Altera密切合作,goHDR将其专用C代码导入到OpenCL标准中,  相似文献   

15.
Rick Nelson  Martin Rowe 《电子设计技术》2009,(8):I0002-I0002,I0004
当Altera开始开发自己的40nm Stratix IV FPGA时,该公司的工程师在设计与测试前沿的很多方面都面临挑战。用Altera首席架构师兼著名工程师Mike Peng Li博士的话说,建立40nm器件的动力是要充分利用摩尔定律所表述的技术真理,以在每只芯片中装入更多的逻辑、存储器和接口。  相似文献   

16.
《电子与电脑》2009,(8):69-69
加速高性能3-Gbps应用开发Altera公司宣布,开始提供Arria Ⅱ GX FPGA开发套件。用户利用套件提供的硬件和软件资源,可以快速评估并应用Altera的中端40-nm FPGA——Arria Ⅱ GX,在通信、广播、计算机和存储、测试和测量以及医疗和军事应用中,实现各类高性能数字功能。  相似文献   

17.
Michael Santarini 《电子设计技术》2008,15(3):56-56,58,60,62,64
客户在采购低价FPGA时,还应考虑FPGA供应商提供的EDA工具套件。 尽管高端高价SRAM型FPGA市场已成长为FPGA老手Xilinx公司和Altera公司之间的绅士决斗,新兴的低价FPGA市场却还处在FPGA版的《OK镇大决斗》中。很多公司正在相互格斗,如Lattice半导体公司和Actel公司,也包括Xilinx和Altera,  相似文献   

18.
Altera公司宣布,开始提供业界第一款40nm FPGA芯片。面向通信、广播、测试、医疗和军事等各类市场的客户,Stratix IV FPGA在高端FPGA解决方案中具有业界最高的密度、最好的性能、最大的系  相似文献   

19.
黄俊云 《电子器件》2010,33(2):213-217
针对数字音频广播单频网系统,结合ETSI国际标准的时间同步原理,提出一种基于FPGA并结合PCI总线架构的时间同步适配器设计方案。方案利用一片FPGA集成PCI总线传输控制、单频网适配、E1接口、GPS接口等模块,具有高通用性、可移植性和可升级性。采用Altera公司Cyclone I系列FPGA实现,占用逻辑单元3 150个,Fmax达到229.57 MHz。验证结果表明,本案正确可行。  相似文献   

20.
完成挂载在AHB上对DDR2 SDRAM进行操作的DDR2控制器IP模块的设计,并通过了相关的读写测试。利用Altera的Qsys平台,将得到的DDR2控制器IP挂载到NiosII上,搭建SoPC系统,完成软硬件协同验证。验证结果表明,该IP在StratixIV的FPGA核心芯片上共占用287个逻辑单元,DDR2的工作频率可达200 MHz。同时,开发出了一套将AHB总线接口的IP挂载到NiosII Avalon总线上进行FPGA验证的通用方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号