首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 125 毫秒
1.
高速数据采集系统的设计   总被引:7,自引:2,他引:5  
文中结合数据采集在航天遥感中的应用,介绍了采用FPGA和SRAM来设计数据采集系统的方案。此种设计方案结构灵活、控制简单、可靠性高。基于高速电路中易出现的噪声和干扰,讨论了抑制干扰的一些措施。  相似文献   

2.
雷达定位中高速数据采集系统的实现   总被引:2,自引:0,他引:2  
在雷达定位系统现场,对于最为常见的线性调频脉冲(CHIRP)信号,为实现0.1~1 m的分辨率,需要有超高速的数据采集系统.目前国内采集系统的采样频率最高为30 MHz,一般不能实现实时处理.开发了一种基于数字信号处理器DSP和PCI总线的实时超高速数据采集系统,不仅能实现高速数据采集,而且能实时进行数据处理.介绍该高速数据采集系统的基本原理和硬、软件设计,以及所采取的系统抗干扰措施.  相似文献   

3.
基于FPGA的高速数据采集系统的设计   总被引:11,自引:0,他引:11  
FPGA可以在数据采集系统中取代单片机和DSP对数据采集过程进行控制,基于FPGA的数据采集系统具有时序快,组成方式灵活,易于修改的特点,适合于高速数据采集的场合。设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程,系统可应用于电力远动监控,计算机仿真证实了其有效性。  相似文献   

4.
该文提出并实现了频率为100MHz的高速数据采集和实时处理系统,用于电力系统发生故障时行波的采集和处理。主要介绍了系统的硬、软件设计,以及系统设计的特点。该系统能对采集到的高速数据进行处理,实时性好,并具有精度高,运行方便灵活,符合PCI总线标准的优点。  相似文献   

5.
刘亮  马铁华  尤文斌 《伺服控制》2012,(8):82-83,55
由于飞行旋转体姿态信息的测试环境复杂恶劣,为了提高系统的灵活性和可靠性,提出了一种由微处理芯片MSP430FG4618和无线射频芯片nRF24L01构成的无线高速数据采集系统,旨在实现转台旋转体姿态参数的高速采集、无线传输。具体阐述了该系统总体方案的设计和系统组成。重点介绍无线传输模块的设计。该系统在试验中已得到了很好的应用,测试结果表明该测试系统具有数据传输可靠、体积小、功耗低、误码率低等特点,系统在稳定时最高的采样速率为200ksbps。  相似文献   

6.
采用FPGA的高速数据采集系统   总被引:6,自引:0,他引:6  
本文介绍了一种应用于高速数据采集的数字系统,该系统由高速模数转换器FPGA,SDRAM(synchronous dynamic randomaccess memory)组成。该系统独立于处理器之外,给处理器预留了总线接口。任何的处理器只要把总线接口连接到此系统上,均可操作。与传统的数据采集系统相比,减少了处理器的控制,而且处理器的处理速度已不再影响系统的性能,提高了速度和效率,具有通用性。本文对高速模数转换器与FPGA的接口实现做了详细的描述,对如何把模数转换器的数据流进行缓冲做了介绍。并对如何在FPGA中构建SOPC(systerm on programmable chip)系统以及如何利用SOPC实现SDRAM的控制与存储进行了说明。经测试,本系统的数据采集的实时速度最高可达到250 MB/s,适用于大部分的高速数据采集场合。  相似文献   

7.
个绍了一种基于CPLD(复杂可编程逻辑器件),高速线性放大器、高速A/D转换器和DMA接口的高速数据采集系统的设计方法,并给出了这种数据采集方法的硬件原理框图和CPLD设计的核心模块。本系统具有较强的通用性,可以应用于各种需要高速数据采集与高速数据处理的仪器中。  相似文献   

8.
在某高速测试系统中,为了采集多路在-42V~+4.5V快速变化的电压信号,系统采用PIC单片机、MAX378、PGA203、MAX121等构成硬件电路,通过单片机软件控制信号的采集、转换,并将结果传输给单片机。文章介绍了MAX121芯片的工作性能、特点以及数据采集电路的构成,给出了MAX121芯片与单片机PIC的接口方法及部分应用程序。  相似文献   

9.
外场高速数据采集系统的研制   总被引:6,自引:3,他引:3  
使用PCI-9820高速A/D卡和LabVIEW图形化编程语言研制出用于外场的高速数据采集系统,实现了对窄脉冲(纳秒级)的数据采集、海量存储和实验室波形回放。应用该系统已完成对外场高频设备的数据采集和信号的事后分析。  相似文献   

10.
基于FPGA的多路高速数据采集系统   总被引:22,自引:0,他引:22  
结合数据采集系统在航天遥感中的应用,介绍了一种基于FPGA的多路数据采集系统,给出了硬件原理框图,并对系统进行了分解,而后讨论了影响系统性能的因素。实际应用证明,采用该方法设计的系统能有效地完成多路同步高速数据采集任务。  相似文献   

11.
文中分析高速背板设计中所面临的问题,给出相应的设计准则。在此基础上,以所设计的交换机背板为例给出利用时钟缓冲分配芯片实现的时钟信号分配电路的实例。最后,说明针对时钟电路的设计所采取的具体措施。结果表明,利用上述设计方案可以使整个系统在90MHz的时钟频率下稳定工作,实现高达2·88Gbps的数据传输速率。  相似文献   

12.
基于LabWindows/CVI的多路高速数据采集系统设计   总被引:1,自引:0,他引:1  
本文结合总线技术的发展和数据采集系统中的需求,提出了一种基于PCI和LabWindows/CVI采集卡的同步采集设计方案,系统以两张NI公司PCI-6224数据采集卡,利用现有的单(32 b/33 MHz) PCI总线的计算机系统构成低成本的硬件平台,LabWindows 8.0为开发软件,利用采集卡ctr0输出连续脉冲频率为2张卡提供同步时钟源,通过外部触发方式控制采集卡实现64路数字信号同步采集系统,本系统可达到8 MB/s (4 MB×2)的数据采集速率,以低成本、多通道、高速率、通用性为特点,由于在设计中所采用的PCI总线高速数据传输技术具有较强的通用性和灵活性,可应用于其他类似的高速数据采集与处理系统中.  相似文献   

13.
基于FPGA的高速数据采集系统设计   总被引:1,自引:0,他引:1  
现场可编程门阵列FPGA(field programmable gate array)器件具有资源丰富、接口灵活、并行计算等特点,其中并行特点使其能够应用于高速场合,和外部AD结合能实现高速数据采集功能,适合用于数字控制系统。本文基于FPGA和一款快速模/数(A/D)转换芯片AD7864提出一种高速数据采集电路设计方法,给出AD7864的时序并基于FPGA程序开发软件QuartusII说明其AD控制的状态机设计方法,通过对信号发生器产生信号实验采样证明其采样效果良好,能够满足高速数据采集要求。  相似文献   

14.
高速切换开关技术在高速数据采集电路中的应用   总被引:2,自引:0,他引:2  
介绍了高速CMOS总线切换开关技术在高速数据采集电路中的应用,并给出了以51系列单片机作为控制器的应用电路。在此电路中采用了高速CMOS总线切换开关QS3383和高速SRAM W24257AJ-8n。高速CMOS总线切换开关的低导通电阻特性,使QS3383的输入到输出没有附加的传播延迟,两片32M高速SRAM W24257AJ-8n同五片高速CMOS总线切换开关QS3383组成了双32M双端口存储器,这种特性使得电路可以实现对信号数据的高速采集和处理的同步进行。此项技术的应用主要解决了在高速数据采集过程中数据连续采集和数据实时处理的问题。  相似文献   

15.
基于FPGA的高速大容量数据采集系统设计   总被引:3,自引:0,他引:3  
在利用超声波进行长距离输油管道无损检测过程中,检测系统需要对采集到的多通道高速、大容量数据进行实时存储。本文介绍了一种基于FPGA控制的超声信号实时采集系统设计,该系统能在脱离PC机CPU及总线方式下由FPGA直接控制IDE硬盘,实现对高速、大容量数据的实时存储,并在检测完成后可以通过上位机接口对硬盘进行离线访问分析。目前,在工程实践应用中,硬盘记录的平均速度可达到5 MB/s以上。  相似文献   

16.
多通道高速数据采集故障录波装置   总被引:4,自引:0,他引:4  
张志刚  王宪杰 《电测与仪表》2002,39(3):17-20,35
给出了一种多通道高速数据采集和故障录波器装置的设计方法。同时介绍了相关的PC功能卡的特性技术指标和使用方法,包括高增益、高性能的多功能数据采集卡,PCL-818GH,16路光电隔离数字信号输入板PCL-782,双口CAN总线通讯卡PCL-841,文中还给出了关于信号输入调理板的设计方法,介绍了有关数据传输以及该数据采集和故障录波装置的主要特点。  相似文献   

17.
自动测试系统中的多通道高速数据采集设计   总被引:4,自引:4,他引:0  
根据自动测试系统在实际应用中的需要,借助高精度模数转换器,提出了一种基于PCI总线标准的多通道高速数据采集卡的设计方案,给出了具体的硬件电路设计和简单的设备驱动程序。该设计能够满足在多种条件下的数据采集要求。  相似文献   

18.
为了提高数字式光谱仪的测量效率,研究并实现一种基于FPGA+ARM架构和两级数据缓存的嵌入式高速数据采集与处理技术。采用FPGA为高速A/D转换器提供采样时钟,采样数据由FIFO进行一级缓存,实现跨时钟域的数据传输。采用ARM外围设置的动态数据随机存储器(DDR3)完成二级缓存,解决由于数据实时处理相对偏慢所造成的数据传输堵塞、丢失等问题。实验测试表明数据传输稳定可靠,采集速率可达65 MHz,传输速率最高可达25.6 Mbytes/s,归一化光谱强度误差小于0.5%。可推广应用于具有大吞吐量嵌入式数据采集与实时计算处理需求的精密仪器与设备。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号