首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 234 毫秒
1.
在航天航空、工业仪器仪表、矿物勘探等各个领域,对关键数据的高速采集和后续的处理都相当重要,JESD204B协议是目前通用的高速ADC/DAC标准串行通信协议。本文设计了一种基于JESD204B协议的高速数据采集系统,系统基于国产DSP芯片HX1041和GAD14D1GEE型AD转换器构建了一个高速数据采集平台,实验表明该平台可以实现数据的采集与实时处理。  相似文献   

2.
陈洋  俞育新  奚俊 《雷达与对抗》2015,(2):38-41,48
多通道数据的同步采集是数字相控阵雷达下行数据接收和处理要解决的关键问题。提出了支持JESD204B协议的模数转换器和支持JESD204B协议的FPGA软核相结合的设计方案。利用JESD204B协议的确定性延迟特性,只要保证通道间下行数据的相互延迟不超过一个多帧时钟周期,通过关键控制信号的设计和处理,通道间可以实现数据的同步,有效控制板内多片ADC之间进行同步采样,从而解决数字相控阵雷达下行数据因采集带来的相位一致性问题。  相似文献   

3.
和爽 《电子器件》2020,43(1):124-127
为了解决传统转换器传输接口传输速率低、抗干扰差、布局布线面积大等问题,设计了一种基于JESD204B的射频信号高速采集系统。系统对接收到的射频信号进行下变频处理,通过高速ADC对解调基带信号直接采样,采样后的数字基带信号通过自主设计的JESD204B接口逻辑传输至FPGA并缓存。测试结果表明,系统可实现1.0 Gsample/s采样率的直接采样,数据传输速率可达10 Gbit/s,且数据链路稳定可靠。  相似文献   

4.
以宽带测向接收机中多波束比幅测向为背景,设计了基于JESD204B协议的高速背板视频信号同步传输方案。时钟、JESD204B协议参数的设计合理,实现了2块多通道视频幅度采集板与1块数据处理板之间线速率为6.25 Gbps的高速同步传输,解决了多波束比幅测向前多通道视频信号传输同步问题。  相似文献   

5.
吴可 《电子质量》2024,(1):76-79
ADI公司的AD9680是一款14位、双通道、最大采样速率为1 GSPS且支持JESD204B接口的模数转换芯片。JESD204B接口是目前流行的高速ADC芯片采用的数据通信接口之一,具有传输速率高、抗干扰能力强和芯片间同步方便等优点。在实际工程中,当要求多片AD9680相位同步时,经常会遇到各种各样的问题。借助AD9680设计了一款多通道采集模块,描述了一种基于JESD204B协议的多帧同步实现技术,探讨了同步采集技术实现时容易碰到的一个问题,并为之提供了一个简单有效的解决方法。  相似文献   

6.
为解决AD采集项目中PCB布线复杂及码间同步的问题,对基于JESD204B协议的数据传输接口进行了研究。文中利用Xilinx Kintex-7 FPGA的GTX高速收发器,实现了基于JESD204B协议的数据发送和数据接收接口。在仿真测试平台,将构造的正弦信号送入发送接口,再经接收接口解析出来,与发送的原始数据比较,验证JESD204B数据传输接口的逻辑功能。经测试,发送前的原始数据与从接收接口解析出的数据一致,所设计的电路实现了基于JESD204B协议的数据传输功能。  相似文献   

7.
为解决高速AD采集项目中PCB布线复杂及多通道数据同步的问题,对基于JESD204B协议的数据传输接口进行了研究。文中利用Xilinx FPGA的GTX高速收发器,实现了基于JESD204B协议的10Gbps数据传输。简述了该系统的架构,详细地阐述了JESD204B链路建立的关键参数配置和数据帧解码的软件设计,并结合Matlab程序对系统的指标进行测试。  相似文献   

8.
为解决传统采样数据并行传输时受码间同步及串扰影响的问题,研究了ADC采样数据的高速串行传输协议——JESD204协议,提出了一种具有自主知识产权的、基于FPGA中高速串行收发器GTX实现JESD204协议IP核的方法,实现了对ADC采样数据的高速串行传输并接收。实验表明,采用基于JESD204协议的高速串行传输方式可实现单通道3.2 Gb/s的传输速度,符合机载通信终端小型化的发展趋势。  相似文献   

9.
作为JEDEC最新的AD/DA采样数据传输协议,JESD204B协议新增了对多通道串行传输的同步支持。为了确保多通道同步传输的准确性,发送端同步电路采用Verilog HDL设计并实现了协议规定的码群同步,初始通道对齐与的同步字节替换等功能。Modelsim仿真结果验证了发送端同步电路符合协议要求,Design Complier(0.18 μm工艺库)综合结果表明电路在数据传输阶段的处理频率达到255.03MHz,可应用于JESD204B高速串行接口电路设计中。  相似文献   

10.
陈建  于殿泓  张祖漪  柳禹朴  杨芳 《电子器件》2023,46(6):1702-1707
为解决汽车动态称重系统中,实现多通道称重传感器信号采集的问题,设计了一款基于“FPGA”的WIM压电式车辆动态称重传感器的多通道高速数据采集系统,该数据采集系统可实现对多车道动态称重传感器信号的同步采集、存储、传输和处理。采用FPGA作为信号采集单元,带有2片2G的高速数据存储SDRAM模块用于多通道的数据存储;采用分辨率为16位,采样率为1Msps的AD采集模块,设计可实现最多16通道的信号采集。上位机系统中搭载嵌入式操作系统,用于完成动态称重的信号处理,其通过PCIe总线可实现与FPGA的数据传输。经过实验验证,该数据采集系统可同步实现16通道,车辆以最高120Km/H时速行驶通过压电式动态称重传感器的信号采集、存储和处理。  相似文献   

11.
冯鹤 《电子测试》2020,(5):35-37
本文设计了八通道信号产生器,以适应通信对抗装备的发展。JESD204B是一种高速串行总线协议,主要应用于转换器与FPGA的数据传输接口,和并行数据总线相比有着明显的优势。AD9154是一款具有JESD204B接口的四通道模数转换器(DAC)。现场可编程门阵列(FPGA)可产生数字波形信号,其高速串行收发器接口可通过JESD204B总线协议将波形数据发送给AD9154芯片产生模拟信号。使用2片AD9154与1片FPGA为核心器件,完成硬件电路和软件程序设计,最后测试了产生信号的技术指标。  相似文献   

12.
描述了一种能够采集16路模拟信号并具有实时数据处理能力的多路信号采集与处理系统。该系统采用高速A/D转换器将多路模拟信号转换成数字信号,以FPGA为控制核心产生各种控制时序,利用DSP对采集后的数据进行实时地处理并用CCS3.3软件平台在计算机实时显示处理后的波形图。概述了整个系统的构成,将FPGA的外接双口RAM和DSP的EMIF接口连接,实现了FPGA和DSP的数据通信。为了消除周围电磁环境、传输线长度等因素的干扰,提出了采用自适应滤波消除噪声的设计原理。实验结果表明,该系统工作稳定,实现了对采集信号实时处理。  相似文献   

13.
在嵌入式数据传输系统中经常会遇到DSP芯片与模/数转换器接口的问题,为提高信号的采样、传输速度与精度,增强系统可靠性,给出了基于DSP芯片的多通道缓冲串口(McBSP)在数据传输中作为接收器的原理、硬件与软件设计方法。选用TI公司的C5000系列定点DSP TMS320VC5502芯片与TI公司的10位高速串行逐次逼进型转换器模/数转换芯片TLV1572进行无缝连接,通过TLV1572对模拟数据进行采样,后经A/D转换为数字信号,DSP的McBSP串口进行接收,实现了不经任何转换的实时数据传输。该系统设计方案电路简单,可靠性好,易于实现,具有一定的通用性。  相似文献   

14.
设计了一个基于DSP的远场激光能量多通道同步测量系统.系统采用DSP芯片TMS320F2812作为核心数字信号处理器,结合CPLD控制A/D转换芯片采集信号并完成数字信号阈值判别、寻峰、数据处理等任务,从而提高了系统的处理速度和处理能力,满足了实时处理入射激光信号的要求.  相似文献   

15.
针对实现多通道测距雷达信号的数字化采集的目的.设计了一种基于FPGA和USB接口的多通道数据采集系统。该系统采用在FPGA芯片中构建多个数字逻辑模块的方法,实现对AD芯片模数转换过程的控制。并利用IP核在FPGA中构建存储器,对采样得到的数据进行缓存,最后通过USB2.0接口芯片将缓存中的采样数据及时传输至上位机。通过...  相似文献   

16.
针对传统数据采集系统的硬件设计复杂、开发周期长、精度低和实时性差等问题,提出了一种基于FPGA的多路数据实时采集与传输系统,并完成了系统程序构架。该系统以FPGA作为核心控制单元,采集到32路模拟信号和1路数字信号,根据数据发送帧格式,转换成连续不间断的SPI信号输出。采用Labview软件构建了高速UART数字信号验证平台。实验结果表明,模拟信号经14位A/D采样得到的数字信号与理论值相差的最大值为±3 LSB,采样精度达0.04%。数字信号传输稳定、无误码,实现了模拟信号的高精度实时采集与稳定传输。  相似文献   

17.
SoC芯片内对于混合信号电路测试有着举足轻重的作用.本文介绍了一种通过谱密度分析方法的混合电路内建自测试.此方法通过使用噪声源与比较器数字量化得到被测信号的频谱特性.它的主要特点是电路简单、抗干扰性能强和多点插入多路并行采集,不需要多位AD转换器和多路选择开关.此方法基本上是全数字式的,采用一位量化,数据处理速度快,能满足给定条件下的实时处理要求;并可利用系统内已有的资源,适应于SoC环境.本文给出了系统实现的详细结构和一个测试锁相环电路的测试仿真实例,验证了谱分析方法的测试有效性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号