首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 156 毫秒
1.
本文主要依靠FPGA平台利用VHDL语言设计数字通信系统的编译码系统。通过在QuartusII7.2上用软件编程实现汉明码编译码、DPSK调制解调等功能,并进行时序仿真验证其逻辑功能,充分体现了FPGA开发周期短、程序修改更新方便和自上而下设计流程等优势,对于其他同类型的设计开发具有指导意义。  相似文献   

2.
基于CPLD/FPGA的A/D转换控制器的设计   总被引:2,自引:0,他引:2  
介绍了用CPLD/FPGA芯片代替单片机来控制A/D器件采样工作的设计方法。整个设计用VHDL语言描述,在MAX+PLUSⅡ下进行软件编程实现正确的A/D器件的工作时序,并将采样数据从二进制转化成BCD码,用LED显示出转化结果。  相似文献   

3.
本文提出一种基于FPGA的等离子体参数数据采集与处理系统。基于VHDL语言,在StratixII系列FPGA芯中设计实现,并进行了时序分析。该方法有效地克服了各种干扰、提高了等离子体诊断精度,可连续、自动的检测等离子体状态。  相似文献   

4.
基于FPGA高精度频率测量仪的设计   总被引:1,自引:0,他引:1  
阐述了等精度测量法的基本原理,并对原有方法进行了改进;给出了具体的FPGA设计方案,对主要模块用VHDL语言进行了编程,并用MAX+plusⅡ软件进行了仿真;对测试存在的误差进行了分析。该系统利用FPGA器件门延时小、电路稳定的特性,使测频精度大大提高。  相似文献   

5.
同步动态随机存储器(SDRAM)具有高速,大容量,价格低廉等优点,因而成为缓冲存储器的首选,但是SDRAM控制时序比较复杂,不能与DSP直接接口,这极大地限制了它的广泛应用。为了满足电力系统运行对故障数据的精度和实时要求,本文作者基于FPGA提出了一种简单易用的方案,用VHDL语言实现TMS320VC3X与SDRAM的接口。  相似文献   

6.
同步动态随机存储器(SDRAM)具有高速,大容量,价格低廉等优点,因而成为缓冲存储器的首选,但是SDRAM控制时序比较复杂,不能与DSP直接接口,这极大地限制了它的广泛应用。为了满足电力系统运行对故障数据的精度和实时要求,本文作者基于FPGA提出了一种简单易用的方案,用VHDL语言实现TMS320VC3X与SDRAM的接口。  相似文献   

7.
基于FPGA在QuartusⅡ环境下用VHDL语言设计了能模拟乒乓球运动的控制系统.该控制系统能根据接发球的按键输入确定击球后乒乓球的运动方向和运动距离,判断乒乓球的运动能否过中线和是否会出界,在运动员击球失误时给对方加分并生成发球信号.最后对设计进行了时序仿真并在相应开发板上进行了硬件验证,结果表明该控制系统性能稳定可靠.  相似文献   

8.
基于VHDL语言的交通灯控制器设计   总被引:1,自引:0,他引:1  
传统的交通灯控制器多数由单片机或PLC来实现,文中介绍了基于VHDL硬件描述语言进行交通灯控制器设计的一般思路和方法。选择XILINX公司低功耗、低成本、高性能的FPGA芯片,采用ISE5.X和MODELSIMSE 6.0开发工具进行了程序的编译和功能仿真。最后给出了交通灯控制器的部分VHDL源程序和仿真结果,仿真结果表明该系统的设计方案正确。  相似文献   

9.
目的 介绍用 FPGA实现 PCI总线的方法 .方法 根据数字电路设计的自上而下的设计方法 ,用VHDL 实现 ,并在 Xilinx的 Sparten II器件中进行验证 .结果与结论 结果表明 :用 FPGA实现 PCI总线是经济可行的  相似文献   

10.
基于FPGA和电子设计自动化技术,设计了一个8位CPU,其功能模块包括取指功能部件、指令译码功能部件、指令执行功能部件、时序信号处理功能部件等.利用VHDL语言完成各功能部件的设计和仿真验证,在顶层文件建立各模块的连接.仿真结果表明,其功能达到了设计要求.  相似文献   

11.
基于VHDL的线阵图像传感器的驱动电路设计   总被引:3,自引:0,他引:3  
通过对超高速硬件描述语言VHDL实现线阵图像传感器CCD驱动脉冲方法及逻辑设计原理的研究,完成了驱动脉冲的VHDL程序设计和时序仿真。将驱动脉冲输入CCD.得到了很好的输出波形,证明了该驱动电路的可行性。  相似文献   

12.
在分析CCD驱动的基础上。以复杂可编程逻辑器件(CPLD)为平台,使用VHDL语言进行硬件描述来完成对CCD的时序驱动及对数据量化、采集的控制设计.  相似文献   

13.
设计了能纠正一个符号错误的 RS(Reed-Solomon)译码器,给出了该译码器的 VHDL 模型。利用XILINX 公司的 Foundation Series 3.1i 集成设计环境完成了该 RS 译码器的 VHDL 源代码输入、功能仿真、布局与布线、时序仿真, 并用 XC4005EPC84可编程逻辑芯片实现了电路设计。  相似文献   

14.
介绍一种基于FPGA的液晶驱动控制器的设计。根据液晶显示屏的逻辑和时序控制要求设计了液晶显示驱动电路,采用硬件描述语言VHDL编制了液晶显示驱动的IP核,该IP核可实现液晶显示屏可变显示坐标的驱动和控制。该驱动器控制灵活、通用性好,修改相应参数后可实现更大规模液晶显示器的驱动。  相似文献   

15.
介绍了新型硬件描述语言VHDL的发展及特点;分析了该语言中的3大结构模型,即性能状态、定时、结构化模型;讨论了贯穿语言始终的2个核心-进程和信号;给出了几例具体的电路描述实例。  相似文献   

16.
 Aim To present an ASIC design of DA-based 2-D IDCT. Methods In the design of 1-D IDCT is utilized a Chen-based fast IDCT algorithm, and multiplier accumulators based on distributed algorithm contributes in reducing the hardware amount and in enhancing the speed performance. Results and Conclusion VHDL simulation, synthesis and layout design of system are implemented. This 2-D IDCT ASIC design owns best timing performance when compared with other better designs internationally. Results of design prove to be excellent.  相似文献   

17.
介绍了采用VHDL语言在ISE9.2软件中实现1553B接口的曼彻斯特解码器的设计,使用ISE9.2I软件对设计进行综合、优化,并在ModelSimSE6.1软件中进行时序仿真。最终在XILINX公司的FPGA芯片XA3S400上进行了验证,结果表明,此设计是可行性的。  相似文献   

18.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号