首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
基于FPGA的海量数据采集系统的设计   总被引:2,自引:1,他引:2  
介绍了一种海量数据采集的方法,解决了石油管道检测中多通道、高速实时采集的问题.利用FPGA实现了对400路模拟信号、每路采样频率1 kHz的数据采集;使用SPI总线简化了传感器与FPGA控制板之间的大量连线,同时满足了实时性和小型化的要求.通过实测数据和实测波形对系统进行了验证.  相似文献   

2.
本文介绍了一种基于USB接口并用FGA控制的数据采集系统的设计,介绍了此方案中使用到USB接口芯片AN2135SC的工作原理,并详细描述了此解决方案的硬件实现。  相似文献   

3.
针对异地多通道同步数据采集需要,设计并实现了一种基于GPS授时的多路数据采集系统;利用EP4CE10F17C8+UBLOX-6T+ADS8568+CYPRESS68013A的组合实现8路数据的同步采样及上传;系统内建两个高精度时钟,通过GPS秒脉冲校准,从而获得每个采样点的准确时间;以FPGA为核心,完成AD转换控制、数据组织和缓存、USB数据传输控制;基于VS2010应用程序完成数据的接收和处理;测试结果表明,该系统各模块设计合理,运行稳定,实时性高,具有较好推广价值。  相似文献   

4.
采用EDA的设计思想,设计以FPGA为核心逻辑控制部件的温度采集系统,用VHDL硬件描述语言实现FPGA的内部硬件逻辑,并在Quartus II 9.0中实现其功能仿真。  相似文献   

5.
在某弹载遥测项目开发中,为了实现A/D转换芯片ADS8686S对多路传感器信号的采集,设计了一种基于FPGA的传感器信号采样控制器。首先简单介绍了ADS8686S的指标参数,其次分析了芯片的并行接口控制时序,在此基础上,重点讨论了控制器的软件设计方案。在保证采样精度和速度的同时,控制器可对ADS8686S的工作状态进行实时监测,提高了采样的可靠性。控制器已在多次遥测试验中得到验证。  相似文献   

6.
介绍了一种基于ADS1274的多通道地震仪采集板。该采集板包含FPGA主控电路、模数和数模转换器、前端调理电路以及模拟开关。考虑到实际野外施工条件恶劣,基于此,设计了一种高性能、可扩展而且数据传输稳定的采集电路,其自检时信噪比可达110dB以上,实际板级数传速率可达16Mbps,具有较强的实用性和可操作性。  相似文献   

7.
介绍了一种基于DDR2 SDRAM与USB 2.0接口的大容量数据高速采集系统,该系统以FPGA为控制核心;利用FPGA的内部模块化的编程、DDR2 SDRAM的大容量存储以及USB 2.0接口的高速传输能力实现了数据的高速采集、大容量存储和传输;该系统支持热插拨和即插即用,使用方便;实验结果表明该系统可以实时高速的进行数据采集、存储和传输,最高传输速率可达20 MByte/s;在信号的高速采集领域有着很高的应用价值。  相似文献   

8.
基于CPLD的OMAP-L137与ADS1178数据通信设计   总被引:2,自引:0,他引:2  
介绍高精度采样芯片ADS1178及新型工控芯片OMAP-L137,并采用SPI接口结合CPLD控制芯片,实现OMAP-L137与ADS1178间的数据通信。测试表明,既节约了处理器资源,又满足了工业环境中各类控制系统数据采集的实时性和准确性的要求。  相似文献   

9.
基于FPGA和USB的数据采集系统的设计   总被引:2,自引:0,他引:2  
介绍了一种用于炮口冲击波精确测量的数据采集系统设计.该系统是一种基于通用串行总线(USB)接口和FPGA技术的多通道同步数据采集系统,采用FPGA控制系统的采集时序,USB芯片作为数据采集通道,上位机完成数据显示功能,最后对电路进行了环境测试,并分析了测试结果.  相似文献   

10.
ADS8344是TI公司生产的8通道、16位、高精度、低功耗A/D转换芯片.本文介绍了ADS8344的主要特点,并给出以其和FPGA为基础的数据采集系统,以及硬件电路和相应的硬件描述语言设计方法.  相似文献   

11.
基于FPGA双通道高速数据采集系统的设计与实现   总被引:1,自引:0,他引:1  
在高性能数据采集系统的设计中,经常遇到两个问题:高采样率情况下,因申扰严重使采样数据不可靠;对物入信号幅度的自适应需要额外硬件开销,增大系统的复杂性;该设计以FPGA器件XC3S500E为核心,选用数据采集芯片MAX12529进行高速双路同步采样.配置MicroBlaze处理器管理各模块,构成一个双通道高速实时数据采集系统;在FPGA内部实现delta-sigma算法的DAC,实现增益实时控制;在采样率为100Msps时,ADC所有位数均有效;系统从合理端接、码型选择和差分时钟等技术细节方面解决了以上问题.  相似文献   

12.
基于FPGA的高速数据采集系统设计与实现   总被引:1,自引:0,他引:1       下载免费PDF全文
邵磊  倪明 《计算机工程》2011,37(19):221-223
设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与Stratix II系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为1 GS/s的双通道和采样率为2 GS/s的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点。  相似文献   

13.
基于FPGA多通道数据采集系统设计   总被引:8,自引:0,他引:8  
以EP1K100系列FPGA为核心控制模块结合CS5101A模数转换芯片,实现了高精度数据采集系统,该系统能够完成40路最大采样频率100KHz、精度为12位有效数位的差分模拟信号采集,具有采集通道输入路径的自标定功能。介绍了该控制FPGA由顶至下模块化设计的具体实现方案,并给出其核心模块的状态跃迁图及时序仿真波形。  相似文献   

14.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式...  相似文献   

15.
基于FPGA的高速数据采集系统的设计   总被引:2,自引:2,他引:2  
本文介绍了以FPGA为核心逻辑控制模块的高速数据采集系统.设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程.FPGA模块设计使用VHDL语言,在Xilinx ISE中实现软件设计和完成仿真.整个采集系统不但可实现24路最大工作频率为500kHz的模拟信号采集,而且还能完成1路系统内部信号的采集以达到自校验功能.  相似文献   

16.
《计算机工程》2017,(6):241-246
为增强通用计算机数据采集(DAQ)控制系统的实时性能,设计多通道数据采集控制器。基于现场可编程门阵列技术,采用数据采集有限状态机时序代替CPU串行指令完成通道切换与数据缓存,降低系统负载。通过时间戳同步机制,提高DAQ控制系统在多级缓冲机制下的实时性,并将该控制器逻辑移植到Cyclone IV芯片上进行实现。测试结果表明,该控制器可有效降低CPU及操作系统负载,提升数据实时性及采样带宽精度。  相似文献   

17.
本文设计的色谱仪数据采集系统,采用24位AD芯片ADSl253对检测器输出的电压信号进行模/数转换,然后由单片机读取数据并传送给上位机.主要介绍了该系统的硬件和软件设计.其中,硬件电路运用了抗干扰设计,软件设计给出了程序框图.最后的实验结果表明,该系统采到的数据准确、可靠,保证了仪器检测出更多的样品组份.  相似文献   

18.
基于FPGA的PXI数据采集系统设计   总被引:3,自引:3,他引:3  
从自主研发的角度,介绍了一种以PXI总线为接口,采用现场可编程门阵列(FPGA)为逻辑控制单元的数据采集系统;在介绍系统总体设计方案的基础上,详细讨论了采集部分的功能实现、FPGA的控制逻辑以及PXI接口电路的设计.晟后分析了仪器的驱动程序;根据本方案研制的数据采集系统已经成功地应用于实际测试系统中,其性能良好,工作稳定,达到了预期的设计目标。  相似文献   

19.
基于FPGA的高速数据采集系统的设计与实现   总被引:2,自引:0,他引:2  
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号