首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
设计了一种基于FPGA的数字监测接收机中数字下变频的设计方案,详细介绍了数字下变频器中数控振荡器、积分级联梳状滤波器、半带滤波器和FIR滤波器的设计方法,并编写Verilog HDL程序实现各个模块,最后将程序下载到FPGA中测试,得到I/Q信号波形和频谱,能够满足微波数字监测接收机的功能需求。  相似文献   

2.
级联梳状积分滤波器的原理及FPGA实现   总被引:1,自引:0,他引:1  
在软件无线电的下变频模块中,级联梳状积分滤波器有着重要的应用,其主要作用是信号的抽取与低通滤波.文中总结了级联梳状积分抽取滤波器的理论要点,并介绍了采用FPGA的瘟波器设计方法,给出了仿真结果,并加以分析,从而证实了设计的可靠性和可行性.  相似文献   

3.
贾雪琴  李强  王旭  李景宏 《计算机仿真》2005,22(12):303-306
数字下变频在接收系统的数字化和软件化过程中起到了至关重要的作用。该文研究了高倍抽取的数字下变频设计,重点分析了基于级联积分梳状滤波器和级联半带滤波器的多级抽样频率算法。采用最新的设计软件Systemgenerator软件可以方便地在MATLAB中实现算法仿真并可生成FPGA芯片的下载文件,简化了设计流程,降低了开发成本和周期。提出了一种基于计算机ISA总线的系统验证方法。用Systemgenerator设计和仿真基于FPGA芯片的的硬件设计有效地验证了算法并降低了试验成本,是一种好方法。  相似文献   

4.
基于新型FPGA实现高速数字下变频   总被引:2,自引:0,他引:2  
介绍了一种基于新型FPGA的高速数字下变频的实现方法,它充分利用数字下变频的优化算法以及FPGA领域的新技术,去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量和FPGA片内资源的消耗。  相似文献   

5.
针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取滤波器架构。通过Simulink搭建系统模型验证之后,利用Xilinx ISE 12.3在Xilinx xc5vsx95t-2ff1136 FPGA上实现了一种下采样率为64的抽取滤波器。Modelsim仿真结果表明,该抽取滤波器设计是有效的,达到了设计指标。  相似文献   

6.
针对软件无线电中的多速率信号处理,介绍了级联积分梳状滤波器的基本组成及设计原理,给出了基于FPGA的具体设计方案及实现方法.仿真结果表明,该设计简单合理,使用灵活方便,具有良好的性价比,可应用于各种多速率信号处理系统.  相似文献   

7.
抽取滤波器的设计是全数字软件接收机中的关键技术,选择合适的抽取滤波器可以使得效率和资源达到最佳的平衡.积分清零和积分梳状滤波器是两种实现简单、滤波性能较好的数字抽取滤波器.这两种滤波器在中频数字接收机中都有重要的应用.从原理上分析和研究了这两种滤波器频域响应,总结了积分梳状滤波器的设计方法.提出了两种滤波器结合应用的方法,并建立模型验证在性能方面的提高.在实际应用中,说明了两者在本质上相同但在结构上的差异,因此在应用中加以区分.通过两种滤波器在相干解调电路和同步电路中的仿真,进一步说明两种滤波器的设计和实现准则.  相似文献   

8.
提出在CIC加级联余弦预滤波器后增加补偿滤波器,补偿它们的通带降落.并且根据功耗的估算公式,采用不同阶数的余弦预滤波器组合的方式,将低阶余弦预滤波器往前放,高阶余弦预滤波器往后放,减小了功耗的增加.数值实验说明了这种方式减小量化噪声有明显效果,并且引起功耗的增加也不大.最后通过实验结果优化出一个配置,此配置的量化噪声有大幅度减小,而且功耗增加非常小.  相似文献   

9.
一种基于多相结构的高效数字下变频设计   总被引:3,自引:0,他引:3  
基于带通采样结构的数字下变频技术是软件无线电收发机的关键技术之一。介绍了一种基于多相结构的带通采样数字下变频设计。首先,采用带通采样,使得ADC更靠近天线,数字化更为充分;其次,通过对采样频率和中频的选取,使得正交混频无需使用查找表,避免了截位处理,改善了混频后的无杂散动态范围;最后,根据并行混频的结构,选择多相抽取滤波器结构进行处理,在确保达到系统要求的同时,提高了硬件资源利用率。该系统具有高度的灵活性和充分的数字化特点,有较高的实用价值。  相似文献   

10.
介绍了一种在FPGA上实现高效窄带有限冲击响应滤波器(FIR)的设计方法.该方法利用数字下变频抗混叠滤波器的多速率和窄带的特点,采用插值FIR滤波器(IFIR)和多相滤波器相结合的设计思路,实现了该滤波器的高效设计.  相似文献   

11.
在现代电了系统中,FIR数字滤波器以其良好的线性特性被广泛使用,属于数字信号处理的基本模块之一。在工程实践中,往往要求对信号处理要有实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这两方面的要求。随着可编程逻辑器件EDA技术的发展,使用FPGA来实现FIR滤波器,既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采用FPGA器件来实现FIR滤波器。  相似文献   

12.
现场可编程门阵列(FPGA)器件广泛应用于数字信号处理领域,而使用VHDL或Verilog HDL语言进行设计比较复杂。针对软件无线电中的多速率信号处理技术,提出了一种采用DSP Builder实现级联积分梳状(CIC)抽取滤波器的FPGA实现方案。软件仿真和硬件测试验证了设计的正确性和可行性。  相似文献   

13.
基于FPGA的IIR数字滤波器的设计与实现   总被引:3,自引:0,他引:3  
介绍一种使用二阶节级联方法在FPGA上实现任意阶数的IIR(无限脉冲响应)数字滤波器的原理和方法。首先在Matlab软件的Simulink仿真工具箱上设计了符合要求的滤波器,进一步通过VerilogHDL硬件描述语言加以描述,最后在Altera公司的QuartusⅡ软件上实现了IIR滤波器的设计、综合和仿真。这种设计方案的选择使得最终的设计产品具有更好的灵活性和适应范围。  相似文献   

14.
数字下变频器(Digital Down Converter,DDC)是WCDMA直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。重点研究了数字下变频器的数控振荡器NCO和半带滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-6 XC6VLX75T设计实现了适用于WCDMA直放站的数字下变频器,并对其进行硬件仿真与验证。  相似文献   

15.
设计和实现了基于FPGA的可编程数字下变频器(DDC),用于宽带数字中频软件无线电接收机中,主要完成了数字下变频、数据抽取等功能。采用自顶向下的模块化设计方法,将整个下变频器划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。  相似文献   

16.
数字上变频器是软件无线电的核心部件之一,其基本功能是增加基带信号采样率并把其搬移到载波频率上.本文采用内插滤波器特性较好的积分梳妆滤波CIC和补偿滤波器CFIR级联的插值滤波器结构,载频可编程的数控振荡器(NCO)在Ahera FPGA EP2SGX90上实现了稳定可靠的数字上变频器.  相似文献   

17.
一种基于FPGA的数字下变频设计   总被引:2,自引:0,他引:2  
对数字下变频理论进行了分析,研究了各模块的实现并在Matlab下完成了分析和仿真,讨论了使用FPGA完成各模块的方法,最后使用Altera的集成工具DSP builder和IP核完成整个系统的的实现。  相似文献   

18.
在DDC工作原理的基础上,对其结构进行了模块化设计,在包括了多速率信号处理的同时,提出采用NDA(None-Data-Aided,非辅助数据)频偏估计算法的载波恢复改进DDC系统。在详细描述各模块的方案设计后,通过使用System Generator,完成改进后DDC系统在FRS(Family Radio Service,家庭无线电服务)中的应用仿真,验证了NDA频偏估计算法的正确性和可行性,表明了该系统在软件无线电接收机中的适用性。  相似文献   

19.
由于数字通信在抗干扰性、保密性以及数字信号处理方面的优越性,它的应用越来越广泛。数字调制技术作为这个领域中极为重要的一个方面,也得到了迅速发展。目前,在数字通信中,人们广泛采用DPSK调制技术。为了增强DPSK调制系统的集成度,采用FPGA开发平台来实现调制系统。将差分编码模块、余弦信号发生器和信号源接口集成在单片FPGA上,再通过数模转换器将输出的数字信号转换为模拟信号发送出去。整个设计基于Xilinx公司的ISE10.1开发平台,使用Verilog编程语言,并在Spartan-3E实验板上验证成功。该设计提高了系统集成度。  相似文献   

20.
在数字下变频系统实现方案中,输入的模拟中频信号经过高速A/D采样数字化后与数控振荡器NCO(Numerically Controlled Osillator)产生的正交本振信号混频,然后再由抽取滤波模块进行处理,以输出低速的低频或基带信号。本文以软件无线电数字下变频技术为研究对象,参考GSM系统建立数字下变频系统。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号