共查询到18条相似文献,搜索用时 78 毫秒
1.
文中主要介绍一种实现高速短波差分跳频的方案。此方案是采用DSP和DDS来实现的。文中讨论方案的技术关键、高速差分跳频的硬件结构和软件设计。 相似文献
2.
本文介绍了DDS(直接数字频率合成)技术的基本工作原理,然后以ADI公司的DDS芯片AD9851、AD9854、AD9954为例详细分析基于DDS技术的信号发生器设计以及比较研究这三款芯片的性能和应用电路之间的差异,给出了基于这三种DDS芯片的信号发生器的应用特性。为设计结构简洁、性能稳定可靠的DDS信号发生器提供了十分有价值的应用方案参考。 相似文献
3.
4.
宽带跳频信号源的设计 总被引:5,自引:1,他引:4
对于现有频率合成方法难以产生同时具备宽频带和高速频率跳变能力信号的问题,提出一种基于直接数字频率合成和直接频率合成技术的频率合成方案。首先推导了步进频率信号合成原理,分析了跳频系统实现原理,并介绍了设计方案以及测试结果,最终实现了小步进带宽为100 Hz、大步进带宽为67 MHz、总带宽为1 GHz、跳频时间小于20 ns的高速步进频率信号源,该方案杂散抑制较好,相位噪声-100.78 dBc/Hz@10 kHz,实现简单,性能优良。 相似文献
5.
介绍了一种基于DDS技术实现的变频电源设计方法 ,给出了变频电源设计的原理框图 ,并讨论各个主要功能部分设计和介质损耗变频测量仪中的应用。该变频电源能实现现代变频电源小型化、高效率、智能化的要求。 相似文献
6.
雷达目标模拟器日益成为雷达整机调试评估不可缺少的测试工具.本文首先简要介绍雷达目标模拟中的几个参量,然后介绍基于DDS 直接调制的多普勒频移模拟方法.该方法具有电路简单、控制灵活等特点,已经在雷达模拟装置中得到了应用. 相似文献
7.
针对传统通信易受干扰的问题,提出了一种基于CPLD和DDS跳频信号发生器的设计方案。其实现方法为:通过CPLD产生决定频率跳变次序的伪随机序列——m序列,并在CPLD中写入对DDS芯片AD9851的控制模块,将m序列转化为适于AD9851的控制字,实现数据的串并转换,完成CPLD和AD9851接口通信,使得输出载波信号频率不断随机跳变。实验表明:该设计方案具有电路设计简便、成本低、精度高、移植性好的优点,能够符合不同频率跳变速率的需求,可广泛应用于战地通信等领域。 相似文献
8.
9.
基于DDS的雷达任意波形信号源的研究 总被引:6,自引:0,他引:6
现代雷达信号波形产生主要采取直接数字频率合成技术(DDS),运用直接数字频率合成产生任意复杂波形的技术日益受到重视.本文介绍了DDS的关键技术,DDS芯片的使用和运用FPGA产生复杂波形的原理.设计并实现了一种由AD公司生产的直接数字频率合成芯片和FPGA共同实现的双DDS任意波形信号源系统.该系统具有频率分辨率高、频率切换速度快、可输出多种复杂波形、可视化界面、波形可编程等特点. 相似文献
10.
顾军 《国外电子测量技术》2007,26(5):39-42
随着通信技术的不断发展,信号复杂程度越来越高.本文借助软件无线电的思想,以现场可编程逻辑门阵列(FPGA)和直接数字频率合成(DDS)为中心,构成通用的硬件平台,通过更换软件的方法模拟各种复杂信号.采用该方案可实现信号模拟,且电路简单易于实现.最后,本文提供了脉冲压缩雷达(PCR)信号模拟的硬件设计.实际测试结果表明,本文给出的设计方法合理有效,有较高的实用价值. 相似文献
11.
基于DDS技术的三相六通道信号源设计 总被引:1,自引:0,他引:1
针对基于DDS技术的三相六通道信号源设计,给出了系统的硬件设计及软件设计方法。该系统以DSP芯片TMS320C6713为核心,可产生六路高精度低频三相正弦信号,每路的频率、相位和幅度均可调节,且能够叠加2~21次谐波。 相似文献
12.
基于FPGA的调制信号发生器设计 总被引:2,自引:0,他引:2
王娜 《国外电子测量技术》2008,27(2):19-22
本文重点论述了一种应用DDS技术来实现调制信号发生器的设计方案。该方案选用Altera公司生产的ACEX系列FPGA——EP1K50芯片实现,能够输出正弦、方波、锯齿波、三角波、白噪声、扫频正弦、双正弦;频率范围:正弦0.5Hz~1MHz;方波、锯齿波、三角波0.5Hz~100kHz;频率分辨率可达到0.0058Hz。本文介绍了该方案各功能模块的设计实现,设计了该方案的软件和硬件,最终的测量结果表明实现了该方案的主要功能。 相似文献
13.
14.
基于集成频率合成器的锁相环设计 总被引:2,自引:0,他引:2
郝绍杰 《国外电子测量技术》2008,27(1):12-15
本文介绍了采用直接数字频率合成器(DDS)和集成锁相频率合成器PE3236设计2.4G-4.4G Hz本振信号源的新方法,与传统采用小数分频的设计方法相比,具有电路简单、功耗低、体积小等优点,经制作实验电路板验证,试验电路的单边带相位噪声和频率分辨率都达到了预先的设计要求,试验取得了预期的效果. 相似文献
15.
冯月芹 《国外电子测量技术》2008,27(3):40-42
本文介绍了一种基于AD9850与DDS的电平振荡器信号源的研制。为了提高电平振荡器输出信号频率的稳定度和精度,用直接数字合成(direct digital synthesis,DDS)技术代替传统的锁相式频率合成法。采用具有分辨率高、频率变换快的DDS技术的芯片AD9850,通过低通滤波来实现正弦波信号源。实践结果表明:采用AD9850芯片,输出的信号频率稳定,信噪比高,满足电平振荡器输出信号的要求。 相似文献
16.
基于FPGA技术,以MAX+plusⅡ作为设计开发平台,用VHDL语言作为描述工具,进行DDS各功能模块的硬件实现。用文本设计和原理图设计相结合的方法完成DDS主模块的综合实现,并在EDA开发实验箱上实现硬件下载,最终达到了用FLEX10K芯片实现DDS,频率输出范围在0~100kHz的预期设计目标。 相似文献
17.
介绍了DDS技术的突出优点和DDS芯片ADT008频率合成的原理,在此基础上分析了用芯片AD7008进行数字调制的原理,并给出了实现4DPSK数字调制的方法. 相似文献
18.
一种基于DDS+PLL结构的频率合成器的设计 总被引:6,自引:1,他引:6
讨论了一种输出频带宽、跳频速度快、相位噪声低、频率分辨率高的频率合成器的设计方法。该设计采用DDS+PLL结构,在对单片机的输出信号进行电平转换后采用并行数据控制方式对DDS芯片进行置数,并通过仿真软件设计了环路滤波器和DDS后级低通滤波器,改善了输出信号的相位噪声和杂散性能。基于该方法研制实现了输出频率范围为700~1200MHz的宽带频率合成器,实验结果表明该频率合成器输出功率大于+4dBm,环路锁定时间为14μs,输出信号相位噪声优于-94dBc/Hz@1kHz,近端杂散抑制度大于-59dBc。 相似文献