共查询到12条相似文献,搜索用时 31 毫秒
1.
2.
基于CPLD的高精度可调脉冲信号发生器研制 总被引:1,自引:0,他引:1
为满足精密时间间隔测量设备的测试需要,研制了一种时间间隔可调的高精度脉冲信号发生器。利用计算机串口控制的方式,结合复杂可编程逻辑器件(CPLD)集成度高、可靠性好及工作速度快的优点,采用A1tera公司的设计软件QuartusII进行设计仿真及实现。仿真与实测实验表明,该脉冲信号发生器不仅可以产生单路可调脉冲信号,而且能产生多路可调脉冲信号,产生的单路秒脉冲信号的1s取样Allan方差为1.84×10^-11;产生的时间间隔为100ns的多路脉冲信号的1s取样Allan方差为2.36×10^-11,2路信号之间的时间间隔数据系列的峰一峰值为101ps,可以满足多通道时间间隔测量设备测试要求的稳定度与准确度。 相似文献
3.
4.
基于DSP和FPGA的特点,设计了被动型氢钟数字化伺服系统,实现了对误差信号的处理。采用先进的DSP和FPGA芯片,提出了新的解决方案,整个系统由FPGA控制DSP工作并实现最后的信号输出,文中对其硬件结构和软件流程进行了阐述。 相似文献
5.
基于RFID的智能语音导游系统的设计与实现 总被引:2,自引:0,他引:2
提出一种基于射频识别和单片机技术的智能语音导游系统的设计和实现方案,阐述了系统的工作原理,详细介绍了系统各模块的硬件实现方法以及模块间的接口电路,并给出导游系统工作的软件流程图.通过测试表明,该导游系统可智能定位,具有支持长时间语音播放及易于语音信息更新等优点. 相似文献
6.
7.
由于差错控制在超宽带室内导航系统中占据着十分重要的位置,并考虑到IEEE802.15.3a标准采用卷积编码和Viterbi译码来进行差错控制,因此利用现场可编程门阵列(FPGA)设计实现了一种约束长度为7,译码深度为64的全并行Viterbi译码器。本设计在xilinx ISE9.2环境下进行了综合,并采用Modelsim6.0对整个设计进行了仿真。仿真结果表明,该设计能够满足超宽带系统的要求。 相似文献
8.
9.
10.
11.
针对被动型铷原子频标电路模块中由三极管等数量众多的分立元件搭建的9倍选频放大模拟电路和种类繁多的集成电路搭建的5.3125 MHz综合器电路,给出了数字化电路解决方案。在此新方案中,通过使用一种复杂可编程逻辑器件对锁相环进行编程控制,可以实现对10 MHz参考信号18倍频的精确控制;同时,利用该复杂可编程逻辑器件内部"虚拟"的集成电路对10MHz参考信号进行分频变换可以得到5.3125MHz信号。实际使用证明,这种设计方案具备易于集成、调试简单的优点,在替换原有模拟倍频、综合器功能电路后,成功实现整机锁定,各项性能指标均达到或优于原有水平,使整机向数字化、小型化迈出重要的一步。 相似文献