共查询到20条相似文献,搜索用时 105 毫秒
1.
以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx公司ISE软件的在线逻辑分析仪(ChipScope Pro)测试了ADC和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集存储功能。 相似文献
2.
介绍了一种基于DSP+FPGA的高速数据采集系统的设计方案,结合TMS320VC5402定点DSP芯片强大的数据处理能力与FPGA构成线性流水阵列结构.该系统能够以80Mbps采样速度完成大容量数据的获取,从而使系统具有良好的数据采集性能。在数据处理过程中,本方案提出了用硬件电路方法来实现数据的实时无损压缩存储或转发.从而实现多通道高速并行数据采集的设计思路。 相似文献
3.
《无线电工程》2016,(3):65-67
软件无线电系统已经得到了广泛的应用,然而高速及高动态范围的数据采集仍然是其设计难点之一。针对此难点问题,基于LTC2270高速AD采样芯片及USB2.0接口芯片FT232H,设计了一款高速数据采样模块,其最高传输速率达到了40 Mbytes/s,对应16 bits量化的AD芯片,其符号速率达到20 Msymbols/s。其中,采用了Altera公司的EP3C5可编程器件完成了对LTC2270与FT232H的时序控制。在频谱分析仪的配合下,完成了对中频信号的直接采样。实验结果表明,该系统能提供大约77 d B的动态范围,可广泛应用于软件无线电平台及通信信号采集与处理。 相似文献
4.
针对高速数据采集应用中的大容量、高速、实时存储问题,提供了一种使用凌华公司的PCI-7300A和PCI-DASK、Adaptec公司的SCSI控制器29160和ASPI等产品的解决方案。该解决方法具有简便易行、可靠、成本低等优点。 相似文献
5.
6.
VC环境下高速实时数据采集的实现 总被引:5,自引:0,他引:5
为了满足发动机试验工程背景的需要,研究了在VC++环境下,利用多线程技术进行发动机高速数据采集系统的设计,对设计中的几个关键性技术进行了较为详细的研究,并给出了部分代码,试验证明该方案是可行的,并有一定的通用性。 相似文献
7.
8.
9.
10.
11.
针对现有DDR控制器对DDR存储器中数据进行读写管理的不足,设计了一种基于FPGA实现的高速数据采集卡DDR控制器,提出了一种基于多个净荷包组装和转义思想的数据处理方法,以及基于流量均衡的读写控制算法.经测试应用表明,该DDR控制器具有更好的可靠性、有效性和适用性. 相似文献
12.
设计并实现了一种基于FPGA的高速数据采集系统,后端系统用于采集目标ADC芯片的数字输出,将采集后的数据传输至PC机再进行分析。数据采集系统采用DDR2 SDRAM存储、千兆以太网(Gigabit Ethernet,GE)传输设计,在Altera Stratix III FPGA平台上进行了测试与应用,最终成功采集1GByte的数据,连续没有数据丢失。 相似文献
13.
14.
本文给出一个高速虚拟示波器数据采集系统的设计方案.利用高速可编程逻辑芯片CPLD,高速ADC,DSP芯片和USB芯片实现数据采集,数据预处理和USB通信. 相似文献
15.
一种用于高速数据采集的SDRAM控制器 总被引:1,自引:0,他引:1
同步动态随机存储器(SDRAM)在数据存储领域得到广泛的应用。针对一项基于PCI总线的高速数据采集系统提出了一种基于FPGA的SDRAM控制器的实现方法,FPGA中采用模块化设计方法。详细介绍了SDRAM控制器的组成结构和各模块功能,重点解决了SDRAM的刷新控制和空满检测问题,并对其进行了仿真验证,给出了全页读写模式下SDRAM的仿真时序图。仿真结果表明,SDRAM控制器实现了对SDRAM的读写操作,满足器件时序要求,完成了高速数据的大容量存储。 相似文献
16.
嵌入式VGA控制器实时移动算法设计和实现 总被引:1,自引:0,他引:1
在安检设备对行李物件的检查过程中,VGA(视频图形阵列)显示系统需要达到图像实时移动的效果。嵌入式安检控制系统通过嵌入式VGA控制器取得这种专用性能,这给嵌入式VGA控制器的设计和实现带来了不小的挑战,特别是VGA扫描算法,其优劣性将直接影响系统整体性能。文中根据嵌入式系统实时性要求,在介绍VGA控制器的硬件设计的基础上,提出图像左右移动的VGA扫描算法及其FPGA(现场可编程门阵列)实现。该算法不仅实现灵活,更能在保证系统性能的同时,降低系统资源占用,大大减小处于前级的ARM(高级精简指令集计算机)处理器对硬件系统的开销。 相似文献
17.
介绍了一种数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能实现上位机和下位机的数据传输。文章描述了系统的主要组成和FPGA模块化设计的实现方法,主要介绍了USB通信开发并给出了其核心模块的时序仿真波形图。实验证明能通过该USB接口采集数据信息。 相似文献
18.
19.
设计了一种针对具有高码流、数据量庞大特点的图像数据进行采集、存储以及长线回读的测试系统,接收的图像数据码流为30.72 Mbyte/s,测试系统在控制信号的作用下将大容量图像数据存储于三星公司的4 Gbyte K9WBG08U1M的Flash芯片中。图像数据存储完毕后,通过LVDS总线方式,将存储装置中的图像数据回读至控制计算机进行存盘、解码,以验证该系统的图像数据采集、存储功能。 相似文献