首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
蒋海涛 《科技信息》2007,(10):179-180
本文介绍了VHDL语言及其基本特点和VHDL语言在数字频率计中的具体应用,说明了用VHDL语言设计数字系统的方法,并给出了仿真波形图。  相似文献   

2.
基于VHDL语言的浮点乘法器的硬件实现   总被引:5,自引:0,他引:5  
本文提出了一种基于VHDL语言的浮点乘法器的硬件实现方法,就是用VHDL语言描述设计文件,用FPGA实现浮点乘法,并在Maxplus2上进行了模拟仿真,得到了很好的结果。该浮点乘法可以实现任意位的乘法运算。  相似文献   

3.
VHDL作为一种硬件描述语言,主要用于数字电路与系统的描述、模拟和自动设计,是当今电子设计自动化(EDA)的核心技术。文中简单介绍了VHDL语言的特点和相应的设计流程,并通过具体实例说明了VHDL语言在数字电子设计中的应用,给出了仿真结果,并对结果进行了分析讨论。  相似文献   

4.
叙述了全数字锁相环的工作原理,提出了应用VHDL技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD予以实现,给出了系统主要模块的设计过程和仿真结果。  相似文献   

5.
分析了超高超集成电路硬件描述语言(VHDL)在专用集成电路高层次设计方法上的重要作用,指出语言进行了电子设计的主要优势是:可以使设计人员在设计的每个层次(行为级、寄存器传输级、门级)进行仿真和综合,应用该对专用集成电路(以8051微控制器为例)进行了功能伪真,提出了下一时间仿真方法,在ACTIVE-CHDL软件环境下编制了8051微控制器的功能仿真程序,通过测试,该程序的功能仿真是正确的,为专用集成电路的高层次设计提供了有益的经验。  相似文献   

6.
本文介绍了VHDL语言及其基本特点,讨论了VHDL语言在EDA中的诸多优点,并以四位频率计电路的设计为例,综合说明用VHDL语言设计数字电路的方法以及VHDL语言在数字电路设计仿真中的重要作用,并给出了频率计电路的时序仿真波形。以验证结果与设计指标之间的一致性是否满足实际要求。  相似文献   

7.
自适应数字滤波器中乘法器的硬件设计   总被引:1,自引:1,他引:0  
本文在ALTERA公司的FLEX10K系列芯片上,用VHDL语言,对自适应数字滤波器中的乘法器进行了硬件设计和实现,并对乘法器的速度、芯片的资源使用进行了讨论,得出了比较理想的结果。  相似文献   

8.
对VHDL语言在电路设计应用中,如何优化电路结构进行一些探讨,通过从描述方式、算法的改进和优化、断言语句的综合优化等几个方面提出了优化方案,并结合实例进一步分析VHDL综合优化的实现效果.  相似文献   

9.
VHDL在数字电路设计中的应用   总被引:3,自引:0,他引:3  
硬件描述语言已成为当今以及未来电子设计自动化(EDA)解决方案的核心,特别是对于深亚微米复杂数字系统的设计,硬件描述语言具有独特的作用。本利用硬件描述语言中的工业标准语言VHDL,设计了一个空调机控制器电路,并通过仿真实现了预定功能。结果表明,VHDL在数字电子电路的设计中具有硬件描述能力强、设计方法灵活等优点。  相似文献   

10.
本文介绍了数据传输中经常用到的校验方法——奇偶校验,给出了串行通信校验需要的八位时序奇偶校验器的VHDL设计原理。并利用Altera公司的Max PlusⅡ集成设计环境完成了该校验器的VHDL源代码输入和仿真测试。  相似文献   

11.
EDA技术在数字电路设计中的探讨   总被引:5,自引:0,他引:5  
探讨EDA技术在数字系统电路设计中的应用,以VHDL语言描述设计交通灯控制电路为实例,指出EDA设计过程的主旨及注意事项.帮助初学者尽快掌握和应用EDA技术.  相似文献   

12.
分析了超高速集成电路硬件描述语言 ( VHDL)在专用集成电路高层次设计方法上的重要作用 ,指出该语言进行电子设计的主要优势是 :可以使设计人员在设计的每个层次 (行为级、寄存器传输级、门级 )进行仿真和综合 .应用该语言对专用集成电路 (以 80 5 1微控制器为例 )进行了功能仿真 ,提出了下一时间仿真方法 .在 ACTIVE- VHDL软件环境下编制了 80 5 1微控制器的功能仿真程序 ,通过测试 ,该程序的功能仿真是正确的 .为专用集成电路的高层次设计提供了有益的经验  相似文献   

13.
VHDL与仿真工具的应用   总被引:2,自引:0,他引:2  
介绍了国际标准硬件描述语言VHDL的特点和VHDL模拟仿真软件Active-VHDL3.2的功能、特点及相关功能的应用,给出了数字电路仿真时的6类激励信号源与参数的设置,并采用3种不同的信号激励设置方法,结合具体实例,进行了仿真。  相似文献   

14.
简要介绍了硬件描述语言VHDL语言的基本结构 ,并将应用VHDL语言的软件设计方法和传统的数字电路硬件设计方法相对照 ,阐述了其在数字电路设计上的应用  相似文献   

15.
传统数字频率计由于在高频段受基准时钟频率的限制,其测频精度受到很大的限制.本文应用EDA技术,很好的解决了这一问题.文中论述了数字频率计的设计原理、开发环境、设计步骤、设计框架,以及应用VHDL语言对系统的实现方法,说明了各模块和系统输入输出信号的功用.应用MAX+PLUSⅡ对系统进行仿真验证,结果表明所设计的数字频率计不但测频精度达到较高的水平,而且能够实现连续不间断测频.  相似文献   

16.
介绍了基于Lattice公司开发的ISPexpert软件,利用EDA技术对可置数十位计数器,应用VHDL语言进行电路设计的过程。  相似文献   

17.
本文介绍了八位定点乘法器的设计思想,提出了其设计原理和系统模型,在Modelsim环境下实现了其电路原理图设计,并通过仿真进行了验证。  相似文献   

18.
基于FPGA单精度浮点乘法器的设计实现与测试   总被引:2,自引:0,他引:2  
采用VHDL语言,在FPGA上实现了单精度浮点乘法器的3种算法——基本的迭代算法、阵列算法和Booth算法,并对以上3种算法的运算速度进行了测试和比较,通过时序图说明Booth算法的优越性,并根据软件测试中的判定覆盖提出了一种测试单精度浮点乘法器的方法.  相似文献   

19.
目的给出一种单电源BiCM0S四象限模拟乘法器的电路结构。方法采用电压平移技术和带有共模反馈的全差分折叠共源共栅OTA以提高传统四象限模拟乘法器线性输入范围。结果在5 V单电源供电情况下,该乘法器的输入线性范围约为±2.5 V,当输入电压范围限于±2 V时,总谐波失真和非线性误差均小于0.9%,-3 dB带宽大于100 MHz,功耗小于4.9 mW。结论该单电源BiCM0S四象限模拟乘法器具有良好的线性度和较大的-3dB带宽,以及较强的抗噪能力和抑止共模干扰信号的能力,该乘法器可以广泛地应用于模拟信号处理系统和数模混合系统中。  相似文献   

20.
应用XILINXISE软件开发平台,采用自顶向下的设计方法及VHDL语言描述开发设计了CISC-CPU系统.将CISC-CPU划分成九个基本功能模块,进行编译综合及仿真,给出了指令执行的仿真波形,验证了CPU指令的功能.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号