共查询到19条相似文献,搜索用时 62 毫秒
1.
2.
半导体抗电涌器件是放电管的理想升级换代产品,在通讯迅速发展的今天,它的问世具有十分重要的意义。 相似文献
3.
提出并研制成一种新型硅三端负阻器件。该器件由一n沟耗尽型MOS管、一横向pnp双极晶体管和一个电阻集成而得。它具有“双负阻”特性和正阻区阻值易于控制等特点。由理论计算出的器件I_c—V_(CB)特性和负阻参数与实验结果符合良好。 相似文献
4.
5.
6.
分析了锁式铁氧体器件的等效负载特性,在此基础上给出了专用驱动电路的设计,并分析了其原理以及应用结果。从中可以看出,该电路能用于驱动所有锁式铁氧体器件,特别适用于驱动锁式铁氧体移相器。 相似文献
7.
一种基于单片机的新型线阵CCD电路 总被引:3,自引:0,他引:3
CCD(ChargeCoupleDevice),即电荷耦合器件,是一种新型的一维图像信息的转换和探测器件,它通过光电转换可以将位置、角度、尺寸等信息转化成电荷信号,交给微处理器存储、处理,从而完成测量工作。由于CCD像元尺寸微小(7~4μm),利用光信号测量,所以CCD器件具有体积小、功耗小、高分辨率、非接触测量等优点,在许多特殊应用场合有着优越性,如高温物体尺寸测量、微小尺寸测量、高频振动测量等。几种传统CCD驱动时序的产生方法不同生产厂家、不同型号的CCD的驱动时序是不同的,加之在不同应用场合、对体积、成本、性能的要求不同,也就有了以… 相似文献
8.
9.
设计了一个与静态电路兼容的64位动态加法器,采用嵌入逻辑的动态触发器,以及多相位时钟技术,实现了与上、下级静态电路的接口.在加法器内部采用稀疏先行进位策略平衡逻辑路径长度以降低内部负载,提高性能.在STMicro90nmCMOS工艺下,该加法器可工作在4GHz时钟下,功耗45.9mW. 相似文献
10.
11.
基于KFDD的可逆逻辑电路综合设计方法 总被引:1,自引:0,他引:1
可逆逻辑作为量子计算,纳米技术,低功耗设计等新兴技术的基础,近年来得到了越来越多的关注和研究.然而,大多数可逆逻辑综合方法对函数真值表表达形式的依赖使得综合电路规模受到了限制.决策图作为一种更加简洁的布尔函数表示方法,其为可逆逻辑综合提供了另一种途径.本文基于Kronecker函数决策图(KFDD)提出了一种适合于综合大规模电路的综合方法.该方法利用KFDD描述功能函数,以局部最优的方式从三种节点分解方法中寻找最优分解方法,并根据Kronecker函数决策图中不同类型的节点构建相应的可逆逻辑电路模块,最后将各节点替换电路模块实现级联得到结果电路.以可逆基准电路为例,对该方法进行了验证.实验结果表明,该方法能以较低的代价实现对较大规模函数的可逆逻辑电路综合. 相似文献
12.
13.
基于单电子晶体管(SET)的I-V特性和二叉判别图数字电路的设计思想,改进了二叉判别图(BDD))单元,得到了一类基本逻辑门电路,进而提出了一种由11个BDD)单元即22个SET构成的全加器电路单元。SPICE宏模型仿真结果验证了设计的正确性。 相似文献
14.
15.
16.
17.
通过分析传统事件树分析法在求解复杂系统可靠性时的不足,提出了一种基于二元决策图的事件树分析方法,主要讨论了各支点事件之间存在相关性的异常情况。二元决策图给出了故障树结构的二叉树的逻辑形式,用于描述系统失效的原因,并对系统顶事件进行分析。在对系统进行可靠性分析的过程中,由于不需要将最小割集和质蕴涵项作为中间步骤,从而提高了系统可靠性分析的效率和精度,为大型复杂系统的可靠性分析提供了一条新途径。 相似文献
18.
19.
在二元判廖图BDD(BinaryDecisionDiagram)运算包中,缓存记忆对提高BDD的运算速度起了很大的作用本文提出了一种电路级上的动态记忆方法,它根据电路的结构进行更有目的记忆,对ISCAS85标准电路作的实验结果表明本文的动态记忆方法有效地提高了构造BDD的速度。 相似文献