首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
无线通信对射频接收机的低功率、低成本、小型化要求较高。本文提出了基于 IEEE 802.16协议的低电压接收前端系统和模块的设计方案,给出了三级级联的低噪声放大器和双正交下变频混频器的设计电路。仿真结果显示该放大器在增益、噪声、线性度等指标上均达到要求,双正交下变频混频器镜像抑制度达52 dB以上,对低噪声放大器和混频器级联电路的仿真结果表明,该级联电路能够达到接收机RF前端电路的设计要求。  相似文献   

2.
设计了一个用于6.2~9.4 GHz超宽带中国国家标准的接收机射频前端.通过采用共栅输入、电容交叉耦合的低噪声放大器和正交跨导级合并的折叠型混频器,实现了对UWB小信号的放大和下变频.设计方案采用TSMC 0.13μm 1P8M RF CMOS工艺流片验证并进行测试.测试结果表明,输入匹配在6.2~9.4 GHz频段内...  相似文献   

3.
陈国宇  韦金辰 《应用科技》2006,33(11):41-44
介绍了一种利用归一化算法结合经典福斯特法实现射频滤波器的方法.针对专用短波接收机射频前端预选滤波器,详细阐述了无源LC滤波器的设计方法;分析总结了滤波器实现过程中的一些经验;利用专业仿真软件对所设计的无源LC预选滤波器进行仿真,并最终实现系统要求的无源LC滤波器.  相似文献   

4.
基于TSMC 90nm CMOS工艺,设计实现K波段片上集成CMOS接收前端。接收前端由两级差分共源共栅结构低噪声放大器、双平衡吉尔伯特单元结构下变频混频器组成。射频输入、本振输入以及模块间采用片上巴伦进行匹配。测试结果表明,在射频输入频率23.2GHz时,转换增益为27.6dB,噪声系数为3.8dB,端口隔离性能良好,在电源电压为1.2V下,功耗为35mW,芯片面积为1.45×0.60mm2。   相似文献   

5.
分析了利用深亚微米CMOS工艺进行了射频集成电路设计的方法,在此基础上设计出了采用标准0.35μmCMOS工艺的输出频率在1.9GHz的上变频器,它可以用在WCDMA发射/接收机中,整个设计利用SPICE软件和HP ADS软件进行电路和系统模拟模拟,模拟结果:三阶互调ⅢP为10dBm,转换增益大于10dB,。已经利用Cadence工具进行版图设计和验证,最后通过美国MOSIS工程流片,芯片面积大约为0.6mm^2,目前初步的性能测试已经完成,芯片混频效果良好,在单电源+3.3V供电情况下,功耗小60mW,进一步的测试将在近期完成。  相似文献   

6.
使用TSMC0.18μmCMOS工艺实现3.1~8.0GHz超宽带接收机前端电路芯片设计,并利用ADS软件进行仿真、电路参数调整。电路架构包括:单端输入差动输出之超宽带低噪声放大器、Balun(Balance-unbalance)以及差动输入/输出的超宽带降频混频器,主要特点是在低噪声放大器输出端和混频器之间加入Balun,提升电路性能并减少芯片面积。芯片测试结果:在供给电压1.8V下,频宽为3.1~8.0GHz,S11〈-15。3dB,转换增益为24.6dB,功率消耗为37.98mW;包台接脚,芯片面积0.985(0.897×1.098)mm2。  相似文献   

7.
介绍了GPS信号体制、新型军用M码的产生方式及其特点,并将新型M码信号与传统GPS信号做了对比。采用超外差式结构分离元器件方案完成了系统的设计并给出了组成原理框图。然后对原理框图中每一个功能单元的电路实现进行了设计,合理选择了低噪声放大器、功分器、射频滤波器、射频放大器、混频器、本振发生器、中频滤波器、中频放大器、数控衰减器、末级放大器等,根据选择的器件完成了原理图以及PCB设计,并为系统设计了屏蔽盒。最后对系统相应的指标进行了测试,测试结果表明该射频前端达到了要求的技术指标。  相似文献   

8.
无线发射系统被广泛的应用,对它的射频前端进行研究十分重要.该射频前端包括滤波器模块、混频器模块、放大器模块、功放模块、天线模块,方便对后期基于FPGA数字中频部分产生的10.7 MHz中频信号进行处理,然后得到具有一定功率的433.92 MHz射频信号,并有效发射.最后对各个模块进行调试与测试,验证了该射频前端设计的正确性,实现了对数字中频输出声音信号的发射转换.  相似文献   

9.
无线接收机RF前端研究   总被引:8,自引:0,他引:8  
移动通信的迅速发展,对无线接收机提出了严格的要求,既低功耗,高可靠性、低价格,以及更小的尺寸。接收机射频前端的设计是实现这一的关键。本文从无线接收机前端的拓扑民路技术、实现了工艺三方面概述了无线接收前端设计的进展并将来的发展进行进行了探讨。  相似文献   

10.
针对传统导航接收机射频前端在实现多频点信号接收时复杂度高、灵活性差的问题,提出了一种基于直接射频采样的数字化射频前端设计方法.该方法针对整个导航频段信号主要集中在低频和高频2个频段的特点,将这2个频段视为2个整体的带通信号,通过多带通信号采样率选择算法选定射频直采的采样率;由于采样率较高,设计了一种滤波抽取网络来降低数据速率,它利用了射频直采专用A/D可输出半采样率数据的特性,最终实现了各频点导航信号的下变频和分离.该设计方法只需修改软件就可实现多频信号接收,使得系统灵活性大大增加.实验证明该方法是有效的.  相似文献   

11.
为满足高性能射频前端接收部分对高线性度的需求,基于SiGe BiCMOS工艺设计并实现了一款工作在2.4 GHz频段的高线性度低噪声放大器(Low Noise Amplifier,LNA).该放大器采用Cascode结构在增益与噪声之间取得平衡,在Cascode结构输入和输出间并联反馈电容,实现输入端噪声与增益的同时匹配.设计了一种改进的动态偏置有源电流镜以提升输入 1 dB压缩点及输入三阶交调点的线性度指标.为满足应用需求,LNA与射频开关及电源模块集成组成低噪声射频前端接收芯片进行流片加工测试.测试结果表明:在工作频率2.4 ~2.5 GHz内,整个接收芯片增益为14.6 ~15.2 dB,S11、S22<-9.8 dB,NF<2.1 dB,2.45 GHz输入1 dB压缩点为-2.7 dBm,输入三阶交调点为+12 dBm.芯片面积为1.23 mm×0.91 mm.该测试结果与仿真结果表现出较好的一致性,所设计的LNA展现出了较好的线性度表现.  相似文献   

12.
采用SMIC0.18μm RF-CMOS工艺,设计了一种符合IEEE802.15.4标准,应用于ZigBee射频接收机前端的2.4 GHz低噪声放大器(LNA),详述了该优化电路结构的设计原理,并给出了仿真结果.仿真结果表明,该LNA在5 mW的较低功耗下,可实现较低的噪声系数(NF=2.9 dB),较大的增益(11.3 dB)和良好的非线性度(IIP3=1.75 dBm),完全满足ZigBee应用的要求.  相似文献   

13.
软件无线电的基本思想是构建一个通用的硬件平台,将模数转换尽可能的靠近天线,并尽量通过软件来实现无线电功能。作为软件无线电关键技术之一的射频前端技术,射频前端主要完成低噪声放大、滤波、混频等功能,实现模拟射频信号和模拟中频信号之间的转换,从而解决A/D和D/A的速率、精度等无法达到对射频模拟信号直接进行采样的问题。以直接变频结构为基础,在确定集成芯片的基础上进行了接收机射频前端电路的仿真,并对仿真结果进行了分析。  相似文献   

14.
针对3GPP基本要求和移动通信的发展趋势,设计一种应用软件无线电技术的多模移动通信射频前端电路方案。在软件无线电思想下进行射频前端电路方案的对比分析,完成对射频前端的滤波器、混频器、放大器、AD/DA等模块设计,并对电路进行SI仿真及PCB设计实现,严格按照3GPP技术要求测试射频模块的各项指标。结果表明,相位噪声小、转换灵敏度高,满足设计要求。  相似文献   

15.
本文给出基于ST(STMicroelectronics)公司TDA7511芯片的调幅广播接收射频前端模块设计方案,该前端可用于调谐传统调幅(AM)信号和DRM数字声音广播信号,并可将处理后的信号通过USB2.0接口传送给PC机进行DRM数字基带信号的软件解调.  相似文献   

16.
射频前端是雷达系统最易受电磁脉冲影响的部位。在对国内外相关研究及防护用限幅器进行分析的基础上,着重对超导限幅器在雷达系统射频前端电磁脉冲防护中的应用进行了可行性分析。  相似文献   

17.
基于吉尔伯特型的CMOS射频混频器的设计   总被引:1,自引:0,他引:1  
采用多晶电阻作为输出负载、开关对的源极注入电流、共源节点串联电感、驱动级的源简并阻抗方法,提出了一种新型的双通道正交混频器,并采用Candence完成了电路设计.仿真结果表明:在电源电压为1.8V,本振信号输入功率为3 dBm的时,混频器在1 MHz中频处的单边带噪声系数为7.47 dB,在100 kHz中频处为9.35 dB,在10 kHz中频处为16.39 dB;变频增益降为8.46 dB.提高了线性度,且其三阶交调点为8.42 dBm.  相似文献   

18.
设计了一款传输速率为25 Gb/s的高输出摆幅CMOS光接收机模拟前端电路.该模拟前端电路包含跨阻放大器、限幅放大器、输出缓冲器以及单端转差分和直流偏移消除模块.其中,跨阻放大器设计中采用反馈增强技术降低输入阻抗,同时应用电感峰化技术消除输入端大电容的影响,从而降低了输入端极点的频率,提升了跨阻放大器的带宽.三级互补型...  相似文献   

19.
给出一种应用于超宽带零中频接收机的宽带RSSI电路.改进了传统的全波整流器,解决了增大其带宽与减小静态输出电流的矛盾,使其带宽提高到300MHz的同时消除了输出静态电流.采用0.13μm CMOS工艺,芯片面积为1.27mm2.测试结果表明RSSI工作带宽为300MHz,在-64~-4dBm输入范围内,检测误差小于±1.5dB,在1.2V电压下消耗电流10.6mA.  相似文献   

20.
为了设计高性能的谐振式光接收机,应用场效应管模型和多种调谐网络的拓扑形式,提出了一个统一的光接收机调谐前端分析方法。推导出了对多种调谐网络通用的计算公式,用以计算谐振频率、传输函数和等效输入噪声电流密度,便于应用计算机优化光接收机的电路拓扑形式。使用该方法,编制计算机辅助程序模拟了各种不同型式的电感谐振式光接收机的特性,对于光接收机前端设计具有指导作用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号