首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
基于SOPC的视频信号发生器   总被引:1,自引:0,他引:1  
详细阐述一种新颖的基于SOPC技术的视频发生器方案.介绍了利用SOPC技术开发流程以及视频编码芯片SAA7121的原理及应用.还针对数字电视信号的输出设计了一个专用模块,使得此方案既能产生模拟视频信号,又可输出MPEG-2传输流信号.  相似文献   

2.
在实现隔行电视信号向逐行信号的转变和帧频提升以后,对数字化信号进行后处理,以达到视频增强的目的。提出并实现了新的边缘保护和噪声检测等多种视频处理算法,并在Altera公司的FPGA实验平台上通过了验证,应用到数字化视频处理专用芯片中,大大改善了画面的质量,提高了主观清晰度。  相似文献   

3.
程鹤  邹俊 《变频器世界》2011,(9):105-109
本文提出了基于FPGA嵌入式系统控制开关磁阻电机(SRM)的控制方法,以微处理器软核MicroBlaze作为主控制器,以Xilinx公司提供的通用IP核设计出系统外围设备,用Verilog HDL硬件语言设计出专用的逻辑控制模块,经过CoreConnect片上总线通信链,实现了在一块FPGA芯片上完成了SRM的控制算法策略和外围接口逻辑电路,大大增加的系统的可靠性和性价比。最后以Xilinx公司SPARTAN3E系列的FPGA进行了设计,验证了设计的正确性和可行性。  相似文献   

4.
基于Microblaze的LCD控制器的设计   总被引:1,自引:0,他引:1  
针对字符型LCD的控制时序,提出了一种基于Microblaze的LCD控制器的SoPC方案.研究了Microblaze软核的系统结构、LCD控制器IP核的接口方案及其实现过程.经过测试,验证了该方案可以有效地实现LCD显示.  相似文献   

5.
基于SOPC的DDS信号源的实现   总被引:2,自引:0,他引:2  
本文介绍了直接数字频率合成(DDS)的工作原理以及基于可编程片上系统(SOPC)实现DDS信号源。设计的DDS信号源以Cyclone器件为核心,用嵌入在FPGA中的N ios软核CPU作为控制来实现频率、相位和幅度的数字预制和步进,利用FPGA的RAM位放置正弦查找表,同时利用FPGA的逻辑单元实现相位累加等其它数字逻辑功能。实现了两路相位完全正交的DDS信号源。  相似文献   

6.
7.
介绍了多路PSK/FSK调制的视频信号经过A/D转换后,通过现场可编程门阵列(FPGA)进行复用,经并串转换、电光转换后通过光纤进行传输的设计方法,为了监测光线路通信质量情况,另设计了误码检测电路.  相似文献   

8.
基于FPGA的中高频感应电炉控制电路设计方案   总被引:1,自引:0,他引:1  
中高频电炉是利用电磁感应原理加热和溶化金属的。提出一种优化系统控制电路的方案,基于Altera FPGA可编程器件,利用VerilogHDL语言实现对可控硅的整流脉冲、逆变脉冲以及工作振荡频率的跟踪和系统保护控制的模块化,将其集成到片上,形成片上控制系统,从而提高整个控制系统的可靠性、稳定性和抗干扰性。  相似文献   

9.
刘岩  王晓君 《电子技术》2010,37(11):76-77
以Altera公司的FPGA芯片EP2C20Q208C8为例,详细介绍了在Quartus II 7.2的环境下,用SOPC Builder构建Nios软核时,自定义FIFO接口元件的方法。通过将采集到的电压信号,在数码管上显示的实验,实现FIFO寄存器与Nios CPU之间的通信。  相似文献   

10.
基于SOPC的TFT触摸屏显示系统设计   总被引:1,自引:2,他引:1  
提出了一种基于SOPC系统的TFT触摸屏显示系统设计思路,介绍了对该触摸屏进行控制的硬件电路以及软件编写流程,给出了系统硬件构成与软件设计的主要程序.在软件设计完成并调试成功后,在Quartus Ⅱ环境中将整个项目进行编译并最终下载到EPCS4芯片中,系统显示结果清晰、稳定,达到了设计的要求.  相似文献   

11.
NAND FLASH在电子战设备中的应用   总被引:1,自引:0,他引:1  
在电子战设备中,我们如果能获得设备的工作状态信息和脉冲描述字,就能用于事后的分析。本文介绍了NAND FLASH的特点,分析了在电子战设备中使用NAND FLASH实现多文件存储和脉冲描述字存储的方法。表明NAND FLASH提供了一种低成本的高容量的固态存储,完全能满足电子战设备存储信息的需求。  相似文献   

12.
基于SOPC的远程多通道数据采集系统设计   总被引:1,自引:0,他引:1       下载免费PDF全文
讨论一个低成本、便携式、远程多通道数据采集系统的设计,分别介绍了系统结构、软硬件设计、Nios II系统模块结构等。数据采集系统主要由信号采集模块、数据处理模块和数据传输模块构成。信号采集模块包含温度、湿度、气压、雨量、风向、风速6个气象数据采集模块、全球定位系统(GPS)模块和电荷耦合器件(CCD)模块;数据处理模块中采用ALTERA公司的EP3C25F324现场可编程门阵列(FPGA)芯片,具有片上可编程系统(SOPC)集成度高、灵活性强的特点;数据传输模块采用通用无线分组业务(GPRS)和有线RS2  相似文献   

13.
针对视频信号制式多、数据量大、特别是对时序要求严格的特点,设计并实现了一种基于"FPGA+SAA7111A"结构的嵌入式视频播放器。利用现场可编程门阵列(FPGA)的可重构特性,采用一片FPGA同时完成视频解码芯片的配置、图像信号的采集与TFT LCD的驱动控制。经过测试,该设计能够满足PAL/NTSC两种制式彩色复合视频信号的需要,实现较高画面质量的视频播放。  相似文献   

14.
介绍了基于VW2010编解码芯片、FPGA和Nios Ⅱ CPU的嵌入式MPEG-4 DVR监控系统的模块化设计,并在此基础上进一步介绍了NiosⅡ CPU对VW2010芯片的控制。  相似文献   

15.
基于Nios II嵌入式软核处理器的液晶显示模块接口的实现   总被引:1,自引:0,他引:1  
介绍了一种基于嵌入式NiosII软核处理器实现TFT液晶显示屏接口方案,在对TMT035DNAFWU真彩液晶显示屏的时序详细分析基础上,给出了NiosII软核处理器SOPC(可编程片上系统)与液晶显示模块的硬件接口电路以及软件编写流程,并使用C语言进行设计描述。该系统体积小,数据处理速度快,保证了较好的实时性。  相似文献   

16.
嵌入式现场可编程门阵列(eFPGA)由于具有可反复编程的特性,被广泛应用于场景复杂的片上系统中。文中设计了一款基于eFPGA的可重构系统,针对重构速度以及码流传输的能耗问题,通过优化配置控制电路和采用码流压缩传输的方法,使系统更加灵活的同时降低了能耗。在软硬件协同实验中,eFPGA比E203实现AES的速度提高了3 279倍,比Cortex-A9提高了2 247倍,且该系统重构只需要1 630个周期。在TSMC 28 nm条件下进行综合,结果表明,该系统频率可达到200 MHz以上,并利用PTPX对其进行功耗分析,结果表明,该系统在配置过程中最多可节省82.1%的能耗。  相似文献   

17.
吴川  郝志成 《电子技术》2011,38(3):30-31,8
目前数字相机逐步取代模拟相机应用在光电测量设备中,因此图像处理器也逐渐转化为接收数字视频的接口,对数字图像处理器检测的信号发生器的研制也变得十分迫切.本文介绍了一种基于FPGA的两种数字视频格式输出的视频发生器,它可以产生LVDS制式的数字视频信号和CamerLink制式的数字视频信号,而且可以通过串口对产生的视频中的...  相似文献   

18.
多通道数字脉冲发生器的SoPC实现   总被引:1,自引:0,他引:1  
龚敬  孟令军  严帅  尹维汉 《电视技术》2011,35(15):71-73,88
介绍了一种采用SoPC技术实现多通道数字信号发生器的方法,系统由FPGA及相应接口电路组成,将Nios Ⅱ嵌入式软核CPU集成到FPGA中,构成片上系统(SoC),可以产生多种特定的数字脉冲信号,能够通过上位机软件控制实现不同通道、个数和频率脉冲信号的输出.经验证,介绍的方案稳定精确,能够提供通道、频率和个数可控的数字...  相似文献   

19.
在系统芯片的设计过程中,采用FPGA构建硬件原型对其进行功能验证,可以克服仿真软件的缺陷,弥补其对功能验证的不足,从而达到对芯片功能的完全确认。BOOT功能对芯片来说至关重要,直接关系到设计能否达到预期目的,因此对BOOT功能进行充分的验证是非常必要的。本文针对此目的,提出了用FPGA验证BOOT功能的一种解决方案,并结合项目就验证中的关键问题作了进一步论述。  相似文献   

20.
提出一种基于FPGA的简易数字示波器设计方法,硬件上采用以Altera公司的EP2C8Q208CN现场可编程门阵列芯片作为核心器件,同时结合FPGA和NIOS软核的优势,设计高效的片上可编程系统(SoPC)对高速A/D所采集的数据进行快速存储和处理。整机测试表明,系统各功能正常,整个系统集成度高,体积小,可靠性高,易于程控,使用灵活。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号