共查询到19条相似文献,搜索用时 78 毫秒
1.
对于仿真目标而言,描述一个系统的自校验模型是非常重要的。文章给出了用VHDL语言描述的伪随机码发生器自动校验模型的设计。对于许多限制性模型,校验它们的有效性是十分困难的。在给出设计中,系统的规格方面是由设计者通过修改的线性实时逻辑来描述输入和输出之间的实时限制和关系。修改的线性实时逻辑是一个传统逻辑的扩展,能描述各种变量之间的实时关系。用VHDL语言描述的模型,基于给出规格上指导测试和仿真,输出的仿真与期望的结果进行比较和评价,从而揭示出规格的误差。 相似文献
2.
本文重点设计实现了基于FPGA的伪随机码序列发生器,论文首先对FPGA技术进行了分析研究,阐述了伪随机序列理论,在此基础上,本文阐述了伪随机码发生器原理,并提出了基于FPGA的伪随机码序列发生器设计实现方案。 相似文献
3.
VHDL语言行为描述划分的研究与实现 总被引:2,自引:2,他引:2
硬件描述语言行为级划分的处理对象是行为级的硬件描述,其结果可以用来指导综合中数据通路的设计实现及后续综合。本文研究VHDL语言行为描述划分的内容和系统设计方法,提出了一种类层次可变权的VHDL语言行为划分算法,该算法将单级层次划分算法与多级层次划分算的思想统一到一种算法中;针对行为划分的目标特点本文在划分因素评估中提出了规模因素的思想。 相似文献
4.
基于VHDL语言的远程控制家电系统 总被引:2,自引:0,他引:2
介绍一种使用公用电话网进行远程控制家用电器的系统.该系统采用电话机上的按键作为控制命令按键,通过Motorola公司的MC145436双音调多频接收机作电话双音多频(DTMF)解码核心,通过altera公司的EPM7128SLC84-15可编程逻辑器件作控制核心,实现对远程系统的控制功能功能 相似文献
5.
可编程逻辑器件的VHDL语言优化设计方法 总被引:14,自引:1,他引:14
叙述了可编程逻辑器件的VHDL语言典型设计流程,详细讨论了几种可更好地利用可编程逻辑器件实现特定逻辑功能以及提高器件利用率的VHDL优化设计方法。 相似文献
6.
李琳 《计算机光盘软件与应用》2012,(13):189+191
VHDL语言是一种硬件描述语言,用于描述硬件的行为和结构。与软件编程语言被翻译成机器指令不同,VHDL语言是被翻译成数字电路结构,最终在可编程器件或专用集成电路ASIC中以电路结构的形式实现程序所描述的功能。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。使用VHDL语言进行8路彩等电路设计,思路简单,功能明了,灵活性强。 相似文献
7.
刘昌华 《计算机与数字工程》2010,38(12)
介绍了VHDL语言的特性与程序结构,提出了VHDL的三种描述风格,通过序列计数器的VHDL设计示例说明了VHDL语言的三种描述风格在实际设计中的应用. 相似文献
8.
本文以VHDL语言及其在电子设计自动化中的应用为主题展开论述,首先对VHDL语言进行了简要概述,并分析了VHDL语言的特点,之后重点探讨了VHDL语言在电子设计自动化应用中应注意的问题. 相似文献
9.
基于可编程逻辑器件CPLD及硬件描述语言VHDL的EDA方法 总被引:6,自引:0,他引:6
介绍了用可编程逻辑器件CPLD及硬件描述语言VHDL设计数字系统的方法,给出了一种字符发生器的硬件及软件的设计实例。 相似文献
10.
11.
详细介绍了基于VB6.0的函数信号发生器自动检定/校准测试系统的组成及工作原理、测控软件的开发设计、测控程序主要功能的实施。重点介绍了测控软件的编程语言设计、测控软件构成、测控软件主要功能模块、测控模块程序流程图。其开发过程不仅适用于函数信号发生器自动检定/校准系统的开发,还可适用于其他专业的自动测试系统的开发。 相似文献
12.
13.
基于传统的特征多项式和寄存器设计的伪随机数发生器具有速度慢、生成代价高和周期短等缺点,通过非线性Logistic映射系统和分段映射描述了复合混沌系统的基本性质,设计了一种基于复合非线性混沌系统的伪随机数发生器的产生算法,基于此设计了新的复合混沌流密码的加密系统。理论和实验结果证明该伪随机数发生器产生的随机序列具有良好的密码学性能,产生密钥空间大,能有效抵御穷举和统计分析攻击。该复合系统具有安全性高、代价低和伪随机特性好的特点。 相似文献
14.
伪随机序列发生器和基于它设计的混沌流密码的安全性都具有明显的信息泄漏规律,据此提出对二者的已知明文攻击和相关密钥攻击,证明了它们都是不安全的。在主频为2.5GHz的Pentium 4 PC机上,对密钥规模为64bits伪随机数发生器的已知明文攻击,平均攻击时间为48s,成功率为0.75;而应用相关密钥攻击方法,实现对具有64bits密钥的伪随机数发生器的攻击,平均需要39s,成功率为0.99,实现对密钥规模为128bits的混沌流密码的攻击,平均需要为2min7s,成功率为0.95。 相似文献
15.
16.
目前在硬件设计领域,硬件描述语言设计信息的交流还没有一个很好的途径。针对这一问题,提出了生成基于XML的VHDL语言源程序文档的设想,并给出了实现实例。 相似文献
17.
高速伪随机数发生器的设计与实现 总被引:12,自引:1,他引:11
该文以物理噪声源和LFSR为基础,利用FPGA设计了一款高速伪随机数发生器DPFSR。这款高速伪随机数发生器既能满足密码学领域对随机数的高质量的要求,又能满足实际应用对随机数的高速度的要求,输出速率能达到上千兆bps。该文介绍了DPFSR的设计原理、安全性分析、设计参数并且给出了随机性测试结果。 相似文献
18.