首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
基于chartered 0.35μm工艺,采用PMOS管作为输入管的折叠式共源共栅结构,设计了一种采用增益提高技术的两级运算放大器.利用Cadence公司的spectre对电路进行仿真,该电路在3.3 V电源电压下具有125.8 dB的直流开环增益,2.43 MHz的单位增益带宽,61.2°的相位裕度,96.3 dB的共模抑制比.  相似文献   

2.
一种高增益带宽CMOS全差分运算放大器的设计   总被引:2,自引:2,他引:0  
介绍了一种采用折叠式共源共栅结构的高增益带宽全差分运算放大器的设计和实现,详细讨论了折叠式共源共栅放大器的电路结构、共源共栅偏置电路,以及开关电容共模反馈电路(SCCMFB).电路的设计基于CSMC 0.5μm DPTM 5V混合信号工艺.仿真结果表明,该电路在5V电源电压下具有64 dB直流开环增益、155 MHz单位增益带宽.通过在一款ADC电路中流片验证,该放大器达到设计指标要求.  相似文献   

3.
设计了一种全差分、增益增强CMOS运算放大器。该放大器由三个折叠式共源共栅运算放大器组成,可用于12位40MHz采样频率的流水线A/D转换器。详细分析了折叠式共源共栅运算放大器中由增加增益增强电路产生的零极点对。该放大器在0.35μm CMOS工艺中开环增益为112dB,单位增益带宽为494MHz。  相似文献   

4.
宋奇伟  张正平 《现代电子技术》2012,35(4):166-168,172
设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性。设计基于SMIC 0.25μm CMOS标准工艺模型,在Cadence环境下对电路进行了Spectre仿真。在2.5V单电源电压下,驱动0.5pF负载时,开环增益为71.1dB,单位增益带宽为303MHz,相位裕度为52°,转换速率高达368.7V/μs,建立时间为12.4ns。  相似文献   

5.
班博  姜岩峰 《微电子学》2015,45(6):706-709
为了保证运算放大器在深亚微米量级也能提供足够的增益,三级运算放大器的研究成为近年的热点内容。基于SMIC 0.18 μm工艺设计了一种三级运算放大器,前两级采用折叠共源共栅结构,在提供足够直流增益的同时增加了输入输出摆幅,并且采用DFCFC补偿方案使整体性能得到优化。在3.3 V电源电压下,负载为5 pF电容时,直流开环增益为155 dB,单位增益带宽达到了32 MHz,相位裕度为56.09°。仿真结果表明,设计的三级运算放大器具有较理想的频率响应和瞬态响应,并且所需的补偿电容值较小,芯片面积得到优化,较容易在CMOS工艺下实现。  相似文献   

6.
匡志伟  唐宁  金剑  任李悦 《电子器件》2009,32(5):871-874
设计了一种应用于采样保持电路中高速高增益运算放大器。该运放采用全差分增益提高型共源共栅结构。在输入信号通路上加入适当的补偿电容,消除了零极点对对运放建立时间的影响,同时对主运放的次极点进行了优化,改进了相位裕度。采用0.35μmCMOS工艺仿真,结果表明,运放的开环直流增益达到106dB,单位带宽为831MHz(负载电容8pF),相位裕度为60.5°,压摆率为586V/μs,满足12位50MS/s流水线ADC中采样保持电路性能要求。  相似文献   

7.
设计了用于高速高分辨率ADC的CMOS全差分运算放大器,采用套筒式级联增益自举电路,达到高增益带宽且低功耗。在3.3V电源电压下,用TSMC0.35μmCMOS工艺模型,通过Cadence软件Spectre仿真平台,驱动1PF负载时,相位裕度为65度,单位增益带宽为316MHz,功耗5.7mW,压摆率200V/μs。  相似文献   

8.
基于0.5μm标准CMOS工艺,利用折叠式共源共栅电路和简单放大器级联结构,设计了一种增益高、建立时间短、稳定性好和电源抑制比高的低压CMOS运算放大器.用Cadence Spectre对电路进行优化设计,整个电路在3.3V工作电压下进行仿真,其直流开环增益100.1dB,相位裕度59°,单位增益带宽10.1MHz,建立时间1.06μs.版图面积为410μm×360μm.测试结果验证了该运算放大器电路适用于电源管理芯片.  相似文献   

9.
介绍了一种采用0.6μm CMOS工艺设计的高增益两级运放结构。结构主要采用基本的两级运放结构,并采用增益提高技术提高放大器的增益。用SmartSpice软件对电路进行了仿真,仿真结果表明,此电路能够将输入信号放大20000倍以上,单位增益带宽为13MHz,±2.5V电源供电,功耗小于1.4mW。  相似文献   

10.
用于高速高分辨率ADC的CMOS全差分运算放大器的设计   总被引:4,自引:0,他引:4  
吴宁  吴建辉  张萌  戴忱 《电子器件》2005,28(1):150-153
高性能全差分折叠式共源共栅型跨导运算放大器采用 12 位精度,60 MHz采样速率的模数转换器芯片,采用0.35μm CMOS工艺,工作在3.3 V电源电压下。电路模拟结果表明,基于其独特的增益倍增结构,该运算放大器直流增益达到94.4 dB,驱动2 pF负载时,相位裕度为62°,单位增益带宽达到260 MHz,电路功耗为27 mW。  相似文献   

11.
This paper focuses on a new design of a down-conversion mixer for a low-IF wideband receiver.Based on the folded structure and differential multiple gated transistor(DMGTR) technique,a novel quadrature mixer with a high conversion gain,a moderate linearity,and a moderate NF is proposed.The mixer is designed and implemented in a 0.18-m CMOS process,and can operate in a frequency range from 150 kHz to 1.5 GHz.The circuit performance is confirmed by both simulation and measurement results.The measurement results exhibit a peak conversion gain of 13.35 dB,a high third order input referred intercept point of 14.85 dBm,and a moderate single side band noise figure of 10.67 dB.Moreover,the whole quadrature mixer core occupies a compact die area of 0.122 mm2.It consumes a current of 3.96 mA(excluding the output buffers) under a single supply voltage of 1.8 V.  相似文献   

12.
文中介绍了一种低噪声的零中频放大器的设计与实现,通过选用合适的集成运算放大器芯片,完成低噪声、高增益并具备滤波效果的零中频放大器的设计.阐述了运放芯片的选择依据,电路的工作原理并使用Cadence制板软件完成了电路板的设计.实际测试结果表明,该电路工作稳定,噪声、增益、滤波特性等效果均很好.  相似文献   

13.
采用0.18μm 1.8V CMOS工艺设计一种增益提高型电荷泵电路,利用增益提高技术和折叠式共源共栅电路实现充放电电流的匹配.该电荷泵结构可以很大程度地减小沟道长度调制效应的影响,使充放电电流在宽输出电压范围内实现精确匹配,同时具有结构简单的优点.仿真结果表明,电源电压1.8V时,电荷泵电流为600μA,在0.3~1.6V输出范围内电流失配为0.6μA,功耗为3mW.  相似文献   

14.
李凯  周云  蒋亚东 《现代电子技术》2012,35(4):145-147,151
设计了一种带温度补偿的无运放低压带隙基准电路。提出了同时产生带隙基准电压源和基准电流源的技术,通过改进带隙基准电路中的带隙负载结构以及基准核心电路,基准电压和基准电流可以分别进行温度补偿。在0.5μmCMOS N阱工艺条件下,采用spectre进行模拟验证。仿真结果表明,在3.3V条件下,在-20~100℃范围内,带隙基准电压源和基准电流源的温度系数分别为35.6ppm/℃和37.8ppm/℃,直流时的电源抑制比为-68dB,基准源电路的供电电压范围为2.2~4.5V。  相似文献   

15.
王磊  崔智军 《现代电子技术》2012,35(4):152-155,162
设计了一种工作电压为3V恒跨导满幅CMOS运算放大器,针对轨对轨输入级中存在的跨导不恒定和简单AB类输出级性能偏差这2个问题,提出了利用最小电流选择电路来稳定输入级的总跨导;浮动电流源控制的无截止前馈AB类输出级实现了运放的满幅输出,同时减小了交越失真。该电路通过HSpice进行仿真验证,在0~3V输入共模范围内,输入级跨导的变化小于3.3%,开环增益为93dB,单位增益带宽为8MHz,相位裕量为66°。  相似文献   

16.
本文提出了一种利用修改的差分电流传输器(MDCC)与电压跟随器实现的全新高频CMOS差分电流缓冲放大器电路(CDBA).PSPICE仿真结果表明,在0~100MHz的频率范围内,提出的电路能很好地满足CDBA的端口特性.作为应用,实现了二阶电流模式多功能滤波器,并对他们进行了仿真.  相似文献   

17.
成功地把溴化亚铜蒸气激光器作为像亮度增强器应用到高速摄影中。  相似文献   

18.
文章设计了一种工作在亚闽值状态下的CMOS电压基准源,分析了MOSFET工作在亚闽区的电压和电流限定条件。电压基准源可提供与工艺基本无关近似零温度系数的基准电压。为了提高电路的电源抑制比,该电路采用了共源共栅电流镜结构。该结构采用了一种新型的偏置电路.使得电流镜各级联管均工作在饱和区边缘而不脱离饱和区,提高输出电压摆幅,得到有较高恒流特性的基准电流。该电路采用0,6μmCMOS工艺,通过Spectra仿真,可工作在2V电压下,输出基准电压1.4V,温度系数为17×10^-6(V/℃)。  相似文献   

19.
低电压高速CMOS全差分运算放大器设计   总被引:1,自引:1,他引:0  
阮颖 《现代电子技术》2008,31(11):150-152
设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对电路进行了spectre仿真。在2.5V电源电压下,驱动1pF负载时,开环增益71.6dB,单位增益带宽501MHz,功耗4.3mW。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号