共查询到18条相似文献,搜索用时 64 毫秒
1.
提出了一种新颖的分频器设计方案,在高频段采用改进的CMOS源耦合逻辑(SCL)结构的主从D-Latch进行分频;在低频段采用自锁存的D触发器进行分频,从而实现高速、低功耗、低噪声双模前置32/33分频器。基于TSMC的0.18!mCMOS工艺,利用CadenceSpectre工具进行仿真。该分频器最高工作频率可达到5GHz,在27℃、电源电压为1.8V、工作频率为5GHz时,电路的功耗仅4.32mW(1.8V×2.4mA)。 相似文献
2.
采用0.18μm CMOS工艺设计并实现了1∶2静态分频器。设计中为达到高速率和高灵敏度,对传统的SCFL结构D触发器进行了拓扑及版图优化。测试结果表明,电源电压为1.8V时,该分频器最高工作频率高于10.5GHz,最低工作频率低于2.5MHz(受测试条件限制),输入信号0dBm时的工作频率范围为2.5MHz~9.4GHz,芯片核心功耗9mW,核心面积50μm×53μm。 相似文献
3.
在锁相环设计中,双模前置分频器(dual—modulus prescaler)是一个速度瓶颈,而D触发器是限制其速度的主要因素。我们对传统的Yuan-Svensson真正单相时钟(TSPC)D触发器(DFF)做了改进,给出了动态有比D触发器的结构,该触发器结构简单,工作频率高,功耗低。并基于此设计了一个可变分频比双模前置分频器,可适用于多种无线通信标准。采用0.35μm CMOS工艺参数进行仿真,结果表明,在3.3V电源电压下其工作频率可达4.1GHz。 相似文献
4.
0.6μm CMOS静态分频器电路设计 总被引:6,自引:0,他引:6
分频器目前已经广泛用于光纤通信系统和无线通信系统.本文提出了一个利用0.6μmCMOS工艺实现的1:2静态分频器设计方法。在设计高速分频电路时,由于源极耦合逻辑电路比传统的CMOS静态逻辑电路具有更高的速度,所以我们采用了源极耦合逻辑电路来实现D触发器的设计,并用SmartSpice进行了仿真。测试结果表明.当电源电压为5.0V.输入信号峰峰值为1.6V时。电路可以工作在580MHz、功耗为12mW。本文提出的电路适用于SDH STM-1/4的光纤通信系统。 相似文献
5.
给出了一种新的高速动态有比cMOS D触发器的设计.在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构.经HSPICE模拟,在0.8μmCMOS工艺、电源电压为5V的条件下,最高时钟频率达到了1.7GHz,其速度和集成度远远超过静态CMOS电路. 相似文献
6.
提出了一种基于新型源耦合逻辑或门的双模分频器和一种基于双D触发器的双模分频器。与传统的基于与门逻辑的双模分频器相比,基于新型源耦合逻辑的双模分频器减少了一级堆叠管,增加了采样开关管的过驱动电压,提高了工作速度。基于双D触发器的双模分频器比传统的基于4个D触发器的双模分频器节省近一半的晶体管,减小了芯片面积,降低了多模分频器的功耗。基于上述两种新型双模分频器架构,并引入分频比扩展技术,在0.18μm CMOS工艺下,实现了一种宽工作范围高速低功耗的多模分频器,分频范围为4~8192,工作频率范围0.8~2.7GHz,消耗电流1.25 mA。 相似文献
7.
本文叙述了全温(-55~+125℃)超高速ECL双模预置分频器的工作原理、电路设计、版图设计及研制结果,还简述了制作工艺。整个电路设计以提高电路工作速度和温度特性为中心,采用优化的开关电流分配、最佳的电路工作点设置、带温度补偿的电阻反馈网络结构和合理的版图设计,来提高工作速度和保证良好的温度性能。研制的÷8/9分频器,在全温范围内最高工作频率达600MHz以上。 相似文献
8.
9.
10.
用参数已经优化的MCML(MOS电流模逻辑)电路设计了锁存器,对锁存器的功耗及延迟进行了仿真分析;基于该锁存器分别设计了一个二分频和四分频电路,二分频电路的最高工作频率达到7.7GHz.四分频电路采用两个二分频电路直接级联,由于无缓冲连接,不仅减小了第一级的输出节点电容,同时减小了芯片的面积.电路仿真均在SMIC 0.13μmCMOS工艺下完成. 相似文献
11.
提出了一种应用新的电路结构和动态电路技术的双模预分频器,它已用0.25μm CMOS数字工艺实现.新的优化结构减少了电路的传输延迟,提高了电路速度.基于这种优化结构和动态电路技术,提出了改进的D型触发器.为了验证其功能,制作了一个试验型芯片.经测试,该分频器在可以工作于GHz频率范围;在电源电压为2.5V,输入频率为2.5GHz时,其功耗仅为35mW(包括三个功耗很大的输出缓冲器的功耗).由于其具有良好的性能,该分频器可应用于许多射频系统中. 相似文献
12.
13.
14.
设计了一种模拟除法器,核心电路由第二代电流传输器和一个电压电流转换电路构成。采用CSMC0.5umCMOS工艺进行设计,并用Cadence Spectr软件对电路进行了仿真,结果表明,在+5V的单电源供电下,-3dB带宽达到了60MHz,整个电路的静态功耗低至4.5mW。 相似文献
15.
16.
17.
设计一种适用于标准CMOS工艺的带隙基准电压源.该电路采用一种新型二阶曲率补偿电路改善输出电压的温度特性;采用高增益反馈回路提高电路的电源电压抑制能力.结果表明,电路温度系数为3.3 ppm/℃,在电源电压2.7~3.6 V范围内输出仅变化18 μV左右. 相似文献