共查询到18条相似文献,搜索用时 62 毫秒
1.
论述了CORDIC算法原理和实现FFT的硬件设计方案,并通过波形仿真,验证了其功能的正确性。由于采用了CORDIC算法的全流水线结构,使复杂的复数乘法变成了加减法和移位运算,设计的FFT模块具有速度快、占用硬件资源少的特点,适合在噪声调频干扰信号检测、雷达信号频率检测等要求实时性强、速度高的系统上运用。 相似文献
2.
3.
4.
描述直接数字合成的原理和技术特点,介绍利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点分析DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX10K系列FPGA芯片进行直接数字频率合成的VHDL源程序。 相似文献
5.
为解决传统的反三角函数求解方法存在速度低、精度低和不方便实现的问题,提出一种基于FPGA 控制
器实现运动平台的运动学逆解算法。根据CORDIC 算法原理,以圆周坐标系统的旋转模式和向量化模式为例进行理
论分析,构建基于NiosⅡ软核处理器的SOPC 系统架构,利用C 语言编写逆向运动学求解模块,并通过ModelSim
仿真软件对逆向运动学理论进行仿真验证。测试结果表明,采用FPGA 实现运动平台的逆向运动学求解算法是正
确的。 相似文献
6.
7.
针对嵌入式LCD 显示设计中部分MCU 不包含LCD 控制器的问题,提出一种基于FPGA 的LCD 驱动器
设计。将MCU 与该FPGA 电路通过一定方式互联,实现RGB 等接口的扩展。显示测试结果表明:该设计稳定可靠,
具有较好的可扩展性,预期可用于不同尺寸、不同接口的LCD 屏显示设计中。 相似文献
8.
9.
基于单片机与FPGA的等精度频率计设计 总被引:1,自引:0,他引:1
根据等精度测频原理,利用单片机与FPGA结合设计等精度数字频率计。待测频率信号经过整形放大后输入到FPGA,单片机控制FPGA通过内部脉冲计数器对待测信号和标准信号源同时计数,单片机读回测频数据后,经运算处理后显示。等精度频率计测频精度高,且精度不随频率的变化而变化。单片机与FPGA结合,测频速度快,范围宽,可靠性高。 相似文献
10.
11.
针对扩频通信中长伪码序列的快速捕获问题,文中提出了一种基于FPGA的扩频信号快速捕获方法,来解决低信噪比条件下长伪码序列的捕获问题.该方法采用伪码100支路并行捕获的方案,从而大大减少的捕获所需的时间,有效地改善了系统的性能.同时,在Altera公司的Quartus II软件中,使用硬件描述语言VHDL和原理图相结合的方法进行了电路的设计实现.最后,把电路下载到Altera公司的StratixEPlSSOB956C6芯片中完成调试,测试结果表明该方法具有较快的捕获速度和较好的捕获性能. 相似文献
12.
13.
直接数字频率合成(DDS)具有分辨率高、转换速度快的优点。在雷达及通信系统的跳频信号源设计中,DDS技术具有其它频率合成方法无法比拟的优势。利用数字信号处理器DSP控制DDS芯片来实现快速跳频通信信号源具有简单方便及低成本的特点,可以直接产生200 MHz以下的跳频信号。文中介绍了DDS芯片AD9951的结构、特点及采用DSP如何控制AD9951来实现跳频信号源的方法。 相似文献
14.
15.
为解决信号采集系统需要手动设置触发模式、触发电平的问题,设计一种基于FPGA(field programmable
gate array)的自适应信号采集系统。根据基于FPGA 的自适应信号采集系统的特点,对其核心模块进行介绍,采用回
波时钟模式对LVDS 通信接口进行设计,将FPGA 程序架构划分为5 部分进行设计,并通过实物平台进行验证测试。
测试结果表明:该系统能自适应判别输入信号类型,自动设置采集模式及触发电平,准确计算信号参数,具有一定
的实用价值。 相似文献
16.
基于FPGA的高速AD采样设计 总被引:2,自引:0,他引:2
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用。本文提出基于FPGA的高速AD采样设计,给出了基于FPGA的高速采样时钟设计方案以及FPGA对时钟芯片AD9516_4与ADC的配置设置,并对采样结果有效位数进行测定。结果证明该设计灵活、简单、通用性强。 相似文献
17.
18.
针对炮射/弹载微小型飞行器有效空间对任务载荷的要求,提出一种基于FPGA的数字化视频图象处理方法。该方法实现了视频图象在可靠无线传输时,图象数据流量的自适应控制,为炮射/弹载微小型飞行器实时为后方传递战场图象信息,执行战场侦察和毁伤效果评估任务提供了一种有效的解决途径。完成的试验表明,该方法可以达到系统预定的设计要求。 相似文献