首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 62 毫秒
1.
论述了一个五阶连续时间椭圆函数低通滤波器的研制。该滤波器采用基于全平衡结构的MOSFET-C技术。滤波器的截止频率是10kHz,通带波动0.1DB,动态范围95dB,采用基于锁相环的自动调频系统对滤波器的转折频率进行调节,该调频系统与滤波器本身制作在同一芯片上,使用时不需附加任何外部调谐电路。  相似文献   

2.
提出两种全平衡式OTA-C滤波器的设计方法:由有源RC(OPAMP-RC)滤波器转换为一平衡式OTA-C滤波器;由单端结构OTA-C滤波器转换为全平衡式OTA-C滤波器,SPICE程序模拟结果验证了设计方法的正确性。  相似文献   

3.
基于平衡运放的电压模多相位正弦振荡器   总被引:1,自引:1,他引:0  
为了获得高精度、高稳定性、易集成的电压模式多相位正弦振荡器,以平衡运放及其同相和反相积分器为基础,给出多相位正弦振荡器.该电路能输出2组N(N为奇,亦可为偶)个等幅度、等相位分布的正弦输出,无源灵敏度低;振荡幅度与振荡频率可独立调节;所有电容接地,适宜集成.计算机仿真结果与理论分析一致.  相似文献   

4.
5.
6.
提出两种全平衡式OTA-C滤波器的设计方法:由有源RC(OPAMP-RC)滤波器转换为全平衡式OTA-C滤波器;由单端结构OTA-C滤波器转换为全衡式OTA-C滤波器.SPICE程序模拟结果验证了设计方法的正确性.  相似文献   

7.
讨论了使用改进的电流传送器实现全极点低通和高通电流模式跳耦滤波器的电路及其设计方法,给出了由LC梯型的元件值设计CC(电流传送器)滤波器的公式。用该方法得出的电路具有有源元件数目少、灵敏度低、所有电容和电阻元件都接地等优点,适于实现电流模式连续时间滤波器。  相似文献   

8.
9.
在进行实验研制、产品开发及科学研究时,对电子元器件要求很高,选择范围很大,但是在一些特殊场合下,现有的器件仍然不能满足科技工作者设计制作的要求。笔者以集成运放为核心器件,配合适当的电阻、电容器件,采用特殊的连接方式,模拟成特殊的电阻和电容器件。这一思想不仅扩大了对电子元器件的选择范围和特殊要求,而且也展示了集成运放的独特应用,极大地推广了集成运放的实用价值。  相似文献   

10.
本文提出了非线性失真分析的非线性传递函数法,建立了各种非线性测度和非线性频域灵敏度,证明了非线性频率响应的稳态收敛定理,同时给出了求解一般非线性网络的非线性传递函数的递归方法,本文的结果为全集成连续时间MOSFET-C滤波器非线性效应的研究奠定了理论基础.并提供了一种新的方法.  相似文献   

11.
刘婷婷  喻明艳 《应用科技》2005,32(12):16-18
提出了一种单电源5V供电的带共模反馈的两级折叠式运算放大器结构.折叠式运算放大器的输入共模反馈结构使输出共模电平维持在2.5 V左右,增益可达到90 dB以上,相位裕度为45°,同时增益带宽为33 MHz.  相似文献   

12.
基于全差分结构介绍一种高速CMOS运算跨导放大器,该放大器由折叠共源共栅输入级和共源增益输出级构成,输出级采用极点-零点补偿技术以获取更大的带宽和足够的相位裕度。电路可用在10位20 MSps全差分流水线A/D转换器的采样/保持级或级间减法/增益级中。经过优化设计后,该放大器在0.6μmCMOS工艺中带宽为290 MHz,开环增益为85 dB,功耗为16.8 mW,满足高速A/D转换器要求的性能指标。  相似文献   

13.
一种两级CMOS运算放大器电源抑制比提高技术   总被引:1,自引:0,他引:1  
在解释了传统基本两级CMOS运算放大器低电源抑制比(PSRR)原因的基础上,提出了一种简单电路技术来提高传统基本两级CMOS运算放大器中频PSRR.该方法原理是通过改变偏置结构产生一个额外的信号支路在输出端跟随电源增益,这样在输出端可以得到近似为零的电源纹波增益,从而能提高运放的PSRR.采用0.35μm标准CMOS工艺库,在Cadence环境下仿真结果显示,改进的运算放大器的PSRR在中频范围内比传统运算放大器可提高20 dB以上.  相似文献   

14.
基于2 μm CMOS工艺!设计实现了一种2.4 V低功耗带有恒跨导输入级的RailtoRail CMOS运算放大 器。采用尾电流溢出控制的互补差分输入级和对称56类推挽结构的输出级,实现了满电源幅度的输入输出和恒 输入跨导;运用折叠共源共栅结构作为中间增益级,实现电流求和放大。整个电路在2.4 V的单电源供电下进行 仿真,直流开环增益为76.5 dB,相位裕度为67.6,单位增益带宽为1.85 MHz。  相似文献   

15.
基于2 μm CMOS工艺,设计实现了一种2.4 V低功耗带有恒跨导输入级的Rail-to-Rail CMOS运算放大器.采用尾电流溢出控制的互补差分输入级和对称AB类推挽结构的输出级,实现了满电源幅度的输入输出和恒输入跨导;运用折叠共源共栅结构作为中间增益级,实现电流求和放大.整个电路在2.4 V的单电源供电下进行仿真,直流开环增益为76.5 dB,相位裕度为67.6 ,单位增益带宽为1.85 MHz.  相似文献   

16.
提出的一种新的通用非线性时域运算放大器宏模型是为了集成电路运算放大器的时域模拟。它与早先报道的非线性时域运算放大器宏模型有两点不同。①通过使用压控开关和非线性受控源来模拟运算放大器的非线性特性。②该宏模型在PSpice环境下生成并运行,主要用于D/A集成电路的仿真,且便于使用。  相似文献   

17.
一种新颖的全差分CMOS运算放大器的设计   总被引:1,自引:1,他引:0  
研究了一种全差分高增益、宽带宽CMOS运算跨导放大器 (OTA) .放大器采用三级折叠 级联结构 ,结合附加增益提高电路 ,大幅提高整个电路增益的同时获得较好的频率特性 ,采用 0 .35 μmCMOSN阱工艺设计 .HSPICE模拟结果放大器的带宽为 2 15MHz(相位裕度 6 2 .2°) ,开环增益为 10 3dB ,功耗仅为 2 .0 1mW .  相似文献   

18.
提出二阶有源滤波器的一种设计方法,给出三种滤波器电路,分析了每种电路的特点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号