共查询到20条相似文献,搜索用时 0 毫秒
2.
讨论并分析了采用数字相关器的MSK扩频系统发射和接收基本原理。在PN码元的捕获系统中使用了一种改进的附加数字相关器。分析及实验结果表明,对于MSK扩频系统,低信噪比情况下能够正确解码,处理信号的形式灵活,免除了—般扩频系统中最难解决的PN码同步,并为位同步的提取带来了极大的方便;与数字相关器相比,能够简化捕获运算,且有效改善干扰。 相似文献
3.
数字相关器及其VHDL设计 总被引:1,自引:0,他引:1
利用VHDL(甚高速集成电路硬件描述语言)对硬件进行设计可简化电路设计工作。在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字并用数字相关器对帧同步字进行检测,从而有效地避免发送数据与接收数据在传输过程中出现的异步问题。以10交叉码作为帧同步字的主要格式,基于FPGA进行了数字相关器的VHDL设计。 相似文献
4.
并行数字相关器的FPGA实现 总被引:2,自引:0,他引:2
扩频码的相关解扩是扩频通信接收机的关键技术之一,主要介绍了数字相关器在全球定位系统(GPS)信号捕获中的应用,并进行了FPGA实现。在设计中,采用了16路并行相关运算的方式加快相关解扩运算速度。在GPS信号时域捕获的理论推导基础上,给出了数字下变频电路结构,分析了载波NCO的频率精度,详细讨论了扩频码相关解扩单元阵列的计算方法和电路结构与参数。最后,通过ModelSim算法仿真和Xilinx Virtex-5 LX220FPGA测试,取得了较好的捕获效果。 相似文献
5.
数字相关器在数字扩频通信系统中应用广泛,受数字信号处理器件速度限制,无法应用于高速宽带通信系统,在此提出了一种基于流水线加法器的数字相关处理算法。该算法最大限度地减少了加法器进位操作,解决了基于全加器型数字相关器存在的进位延迟过大的问题,实现了时分多址体制下的同步段数字相关,提高了同步段相关的可靠性。 相似文献
6.
介绍了通信技术中数字相关器的工作原理,用VHDL设计了十六位高速数字相关器,并给出了仿真波形图,最后用CPLD实现了高速数字相关器。 相似文献
7.
8.
9.
本文针对实际中长位高速l-bit实时数字相关器的需求,讨论了两种类型相关器的运算结构,对其相关速率进行了分析,并结合现有的硬件实现手段给出了这两类相关器合理的硬件实现方案。 相似文献
10.
基于VHDL语言的并行数字相关器的数据通道设计 总被引:3,自引:0,他引:3
在采用并行数字相关器对直扩码进行解扩时,其数据通道设计十分关键。对数据通道使用流水线技术,可以提高其运算速度。整个数字相关器用VHDL语言来描述,经逻辑综合后,适配到FPGA芯片中。文中还给出布局布线后的时序仿真。 相似文献
11.
12.
位相关器是通信领域中的重要器件。文章对位相关器三种不同工作方式(串行方式、并串行方式和并行方式)的电路结构及其原理进行了讨论,并对其信号的时序关系作了具体的分析。介绍了位相关器结合FIFO(先进先出)在流量控制机中的应用,并通过VHDL语言对该电路进行描述,最后再进行仿真验证。 相似文献
13.
综合孔径微波辐射计可以搭载于海洋观测卫星或综合对地观测卫星上,实现对全球海洋盐度和土壤湿度的大尺度测量。数字相关器是综合孔径微波辐射计中最为关键的部件,对微波辐射计应用有决定性作用。文中详细介绍了一种多通道数字相关器的设计和实现方法。该方法能够有效减少FPGA资源占用率,提高数字相关器的实时处理能力,降低系统复杂度。基于此方法设计的多通道数字相关器系统包含3个信号采集器和一个信号处理器。数字相关器使用Xilinx公司的Virtex5系列FPGA作为主处理芯片,通过GTX接口在采集器与处理器之间传输高速数据,能够对144路中频为75 MHz、带宽为30 MHz的信号进行实时相关处理。测试结果表明,相关系数的测量精度超过0.99。 相似文献
14.
15.
16.
17.
一款用DSP+FPGA实现的数字相关器 总被引:1,自引:0,他引:1
在对跳扩频通信的研究中,采用软件无线电技术实现数字相关器,比较起用模拟器件实现相关算法具有灵活性和稳定性,调试也更加方便。在经过算法推导后,给出了仿真结果,从理论上奠定了实现的基础。然后在DSP FPGA的架构上介绍了算法实现的流程图。最终实际做出的模块根据实测结果达到了设计要求。做出的模块也应用在超短波扩频电台中。实践证明这是一款实用的实现方法。 相似文献
18.
论文基于最佳接收机原理,在DSP硬件平台设计并实现了短波数据的多路FSK解调。探讨了接收机的核心部件数字相关器在DSP上实现的几种算法及使用中的时间复杂度,并利用副本载波自身的周期性,有效压缩了数据的存储空间。 相似文献
19.
20.
《电子与信息学报》2016,38(4):964-969
干涉仪利用通道间的相关运算进行测量,是干涉式成像的基本单元。太赫兹成像在安全检查、军事侦查等方面有着广泛的应用前景。将干涉成像测量引入太赫兹领域后,为解决相关运算中高速信号的相位同步问题,该文提出基于低速FPGA控制的交叉同步方案,用低硬件代价解决高速采样信号的相位同步问题,并完成了一套多通道高速数字相关系统。系统的最高采样速率为5 GHz, ADC有效位数大于等于6位,相关器积分时间可调。最后,利用该数字相关器和相应的太赫兹微波元器件搭建了中心频率为0.44 THz的干涉仪,并得到了清晰的干涉条纹,其线性相位误差小于2 。该研究为今后设计太赫兹干涉成像仪提供了基本单元。 相似文献