首页 | 官方网站   微博 | 高级检索  
     

基于FPGA线性方程组的存储优化设计
引用本文:彭宇,仲雪洁,王少军.基于FPGA线性方程组的存储优化设计[J].计算机工程,2013,39(4).
作者姓名:彭宇  仲雪洁  王少军
作者单位:哈尔滨工业大学电气工程及自动化学院,哈尔滨,150080
基金项目:教育部新世纪优秀人才支持计划基金资助项目,教育部高等学校博士学科点专项科研基金资助项目
摘    要:将基于现场可编程门阵列(FPGA)的改进Cholesky分解应用于大规模线性方程组求解时,会出现存储资源限制和带宽瓶颈问题.为此,提出一种基于层次化存储策略和多端口分块式访问方式的解决方案.结合片内双极随机存取存储器(BRAM)与片外同步动态随机存取存储器(SDRAM),构成分层存储结构,通过片内存储复用降低存储资源需求.采用多端口分块式方式访问片外SDRAM,提高带宽并规避随机数据存取的访问延迟.测试结果表明,相对于Xeon CPU,该方案能够实现17倍~215倍的效率提升.

关 键 词:现场可编程门阵列  线性方程组  矩阵  改进Cholesky分解  带宽

Design of Storage Optimization Based on FPGA Linear Equations System
PENG Yu , ZHONG Xue-jie , WANG Shao-jun.Design of Storage Optimization Based on FPGA Linear Equations System[J].Computer Engineering,2013,39(4).
Authors:PENG Yu  ZHONG Xue-jie  WANG Shao-jun
Abstract:
Keywords:Field Programmable Gate Array(FPGA)  linear equations system  matrix  modified Cholesky decomposition  bandwidth
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号