首页 | 官方网站   微博 | 高级检索  
     

基于FPGA的RFID数字接收机的设计
引用本文:黄晨灵,刘圆,韩益锋,闵昊.基于FPGA的RFID数字接收机的设计[J].计算机工程,2007,33(13):230-232,235.
作者姓名:黄晨灵  刘圆  韩益锋  闵昊
作者单位:1. 复旦大学专用集成电路和系统国家重点实验室,上海,201203
2. 上海坤锐电子科技有限公司
基金项目:国家高技术研究发展计划(863计划)
摘    要:提出了一种全新的射频识别(RFID)数字接收机的实现方案。针对RFID系统实时性的要求,该设计采用简化的相关算法取代数字锁相环结构,快速准确地捕获频率范围在31.2kHz~780.8kHz内的突发信号,并实现接收数据解码。与采用过零检测方案的数字接收机相比,本设计具有更强的抗干扰能力。该数字接收机在Altera Stratix II EP2S60上验证通过,取得了良好的性能。

关 键 词:相关算法  数字接收机  射频识别
文章编号:1000-3428(2007)13-0230-03
修稿时间:2006-09-27

Design of RFID Digital Receiver Based on FPGA
HUANG Chenling,LIU Yuan,HAN Yifeng,MIN Hao.Design of RFID Digital Receiver Based on FPGA[J].Computer Engineering,2007,33(13):230-232,235.
Authors:HUANG Chenling  LIU Yuan  HAN Yifeng  MIN Hao
Affiliation:(1. State Key Lab of ASIC & System, Fudan University, Shanghai 201203; 2. Shanghai Mercury Technology Co., Ltd.)
Abstract:A novel design of RFID(radio frequency identification) digital receiver is presented.In order to meet the real time requirement for RFID system,this paper uses simplified correlation algorithm instead of the DPLL(digital phase lock loop) structure.The receiver can adaptively capture the burst mode input signal ranged from 31.2kHz to 780.8kHz and finish the decoding process.The design is more robust to noise interference compared with that using the zero crossing method.The digital receiver is implemented on Altera Stratix II EP2S60 and has great performance.
Keywords:correlation algorithm  digital receiver  radio frequency identification(RFID)
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号