首页 | 官方网站   微博 | 高级检索  
     

基于FPGA的可层叠组合式SoC原型系统设计
引用本文:姚远,张晓琳,张展.基于FPGA的可层叠组合式SoC原型系统设计[J].电子技术应用,2009,35(9).
作者姓名:姚远  张晓琳  张展
作者单位:北京航空航天大学电子信息工程学院,北京,100190
摘    要:为解决单片FPGA无法满足复杂SoC原型验证所需逻辑资源的问题,设计了一种可层叠组合式超大规模SoC验证系统。该系统采用了模块化设计,通过互补连接器和JTAG控制电路,支持最多5个原型模块的层叠组合,最多可提供2 500万门逻辑资源。经本系统验证的地面数字电视多媒体广播基带调制芯片(BHDTMBT1006)已成功流片。

关 键 词:SoC原型  FPGA系统  验证平台

Design of stackable SoC prototyping system based on FPGA
YAO Yuan,ZHANG Xiao Lin,ZHANG Zhan.Design of stackable SoC prototyping system based on FPGA[J].Application of Electronic Technique,2009,35(9).
Authors:YAO Yuan  ZHANG Xiao Lin  ZHANG Zhan
Abstract:Complicated SoC Verification need more logic resource than a single FPGA provided.Stackable SoC prototyping system based on FPGA was designed to solve the problem.The system adapted module architecture and can support up to five prototyping modules stacked by coupling connectors and JTAG Controller.The maximum resource is 25 million logic-gates.The ASIC of DTMB baseband modulation(BHDTMBT1006) was verified on the SoC prototyping system and successfully taped out.
Keywords:SoC prototyping  FPGA system  Verification platform
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号