首页 | 官方网站   微博 | 高级检索  
     

胚胎阵列在容错系统中的应用
引用本文:赵倩,俞承芳.胚胎阵列在容错系统中的应用[J].太赫兹科学与电子信息学报,2006,4(2):153-156.
作者姓名:赵倩  俞承芳
作者单位:复旦大学,电子工程系,上海,200433
摘    要:为了减少系统资源的占用量,对胚胎阵列的细胞结构进行改进。通过只在细胞中存储它们可能用到的信息来减少资源的占用率,以现场可编程门阵列(Field Programmable Gate Array,FPGA)为平台,验证了改进后胚胎阵列的可实现性,同时结果显示改进后的胚胎阵列在资源利用方面更具优势。

关 键 词:信号处理技术  胚胎阵列容错系统  改进  列替换法  资源占用
文章编号:1672-2892(2006)02-0153-04
收稿时间:2005-10-20
修稿时间:2005-11-17

Application Of Embryonic Arrays In Fault-tolerant System
ZHAO Qian,YU Cheng-fang.Application Of Embryonic Arrays In Fault-tolerant System[J].Journal of Terahertz Science and Electronic Information Technology,2006,4(2):153-156.
Authors:ZHAO Qian  YU Cheng-fang
Affiliation:Electronic Engineering Department of Fudan University, Shanghai 200433, China
Abstract:In order to reduce the usage of resource, the architecture of cells in embryonic arrays is improved by only storing the usable information in the cells.Then the practicability of the improved embryonic array is validated on FPGA. And the result indicates that the improved embryonic array has many advantages in the usage of resource.
Keywords:information processing technology  fault-tolerant system of embryonic arrays  improvement  column-elimination  usage of resource
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《太赫兹科学与电子信息学报》浏览原始摘要信息
点击此处可从《太赫兹科学与电子信息学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号