首页 | 官方网站   微博 | 高级检索  
     

扫描位移过程中低功耗测试的设计与实现
引用本文:李尤鹏,纪元法,肖有军,雷鹏.扫描位移过程中低功耗测试的设计与实现[J].半导体技术,2023(11):1012-1019.
作者姓名:李尤鹏  纪元法  肖有军  雷鹏
作者单位:1. 桂林电子科技大学信息与通信学院;2. 桂林电子科技大学广西精密导航技术与应用重点实验室;3. 卫星导航定位与位置服务国家地方联合工程研究中心;4. 创意电子(南京)有限公司
基金项目:国家自然科学基金资助项目(62061010,62161007);
摘    要:针对扫描位移功耗过高带来的生产成本增加、良率降低的问题,提出采用时钟相位调整技术和逻辑阻隔技术相组合的方式来降低测试功耗。利用布局布线之后的时钟偏差和物理位置等信息对时钟相位进行调整,从而降低峰值功耗;通过寄存器输出端的扇出数量来决定阻隔逻辑电路插入点,从而降低平均功耗。将该方案应用于实际项目中,从面积、覆盖率、功耗角度分析了时钟相位调整技术和逻辑阻隔技术的特点。结果表明,在面积和覆盖率影响较小的情况下,采用两种技术组合后扫描位移的峰值功耗降低了73.24%,平均功耗降低了6.78%。该方案具有良好的实用性,可为大规模集成电路低功耗可测性设计提供参考。

关 键 词:扫描测试  低功耗测试  位移功耗  时钟相位调整  阻隔逻辑电路
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号