首页 | 官方网站   微博 | 高级检索  
     

数字阵列雷达数字下变频器ASIC芯片设计
引用本文:伍小保,章仁飞,王冰,张卫清.数字阵列雷达数字下变频器ASIC芯片设计[J].雷达科学与技术,2008,6(6):496-500.
作者姓名:伍小保  章仁飞  王冰  张卫清
作者单位:中国电子科技集团公司第三十八研究所,安徽合肥,230031
摘    要:数字下变频器主要是实现数字中频/射频信号到基带信号的变换,广泛应用于通信和雷达的数字化接收机设计中,多通道可编程DDC由于在小型化以及通道一致性方面的优势,也成为新型全数字阵列雷达数字T/R组件设计中的一个关键技术。文中介绍了具有完全自主知识产权的四通道可编程数字下变频器ASIC芯片的前端设计,包括芯片系统结构设计、各子模块设计(NCO/CIC滤波器/HB滤波器/FIR滤波器),给出了基于VerilogHDI。语言设计的综合与仿真结果,以及基于SMIC0.18μm库的综合结果。

关 键 词:数字下变频器  ASIC设计  CORDIC算法  CIC滤波器

Design of DDC ASIC Chip for Digital Array Radar
WU Xiao-bao,ZHANG Ren-fei,WANG Bing,ZHANG Wei-qing.Design of DDC ASIC Chip for Digital Array Radar[J].Radar Science and Technology,2008,6(6):496-500.
Authors:WU Xiao-bao  ZHANG Ren-fei  WANG Bing  ZHANG Wei-qing
Affiliation:(No. 38 Research Institute, CETC, Hefei 230031, China)
Abstract:Digital down-converter(DDC) implements the transformation from intermediate frequency signal to baseband signal, widely used in the design of communication and radar receivers. Because of miniaturization and channel identity, multi channel programmable DDC becomes a key technique of the digital T/R modules in digital array radar. This paper introduces the design of four-channel programmable DDC front end of intellectual property rights, including system architecture design, sub-module design(NCO/CIC filter/HB filter/FIR filter). The results of synthesis and simulation based on VerilogHDL are given. The results of synthesis based on SMIC 0.18μm library are also given.
Keywords:digital down-converter  ASIC design  CORDIC algorithm  CIC filter
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《雷达科学与技术》浏览原始摘要信息
点击此处可从《雷达科学与技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号