首页 | 官方网站   微博 | 高级检索  
     

32位浮点阵列乘法器的设计及算法比较
引用本文:傅志晖,程东方,梅其元,李娇,薛忠杰,吴鼎祥.32位浮点阵列乘法器的设计及算法比较[J].微电子学,2003,33(3):190-195.
作者姓名:傅志晖  程东方  梅其元  李娇  薛忠杰  吴鼎祥
作者单位:1. 上海大学理学院,物理系,上海,200072
2. 中国电子科技集团公司,第五十八研究所,江苏,无锡,214061
摘    要:讨论了乘法器用于补码运算的几种算法。通过比较,发现改进型Booth算法是较为理想的算法。该算法在不考虑乘数和被乘数符号的情况下,都可以用统一的步骤来完成乘法运算,而立无需对乘积作任何修王,这极大地提高了乘法器的运算速度。结合改进型Booth算法,设计了一个高性能32位浮点阵列乘法器,它能在单个时钟周期内完成一次24位整数乘或32住浮点乘。该乘法器适于VLSI实现,巳被应用于DSP芯片设计之中。

关 键 词:32位浮点阵列乘法器  改进型Booth算法  浮点运算  乘法阵列  运算速度  DSP芯片
文章编号:1004-3365(2003)03-0190-06
修稿时间:2002年11月14

Design of a 32-Bit Floating-Point Array Multiplier and a Comparison of Algorithms
Abstract:
Keywords:Modified Booth Algorithm  Floating point operation  Multiplication array  Multiplier
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号