首页 | 官方网站   微博 | 高级检索  
     

一种基于FPGA的并行流水线FIR滤波器结构
引用本文:王黎明,刘贵忠,刘龙,刘洁瑜.一种基于FPGA的并行流水线FIR滤波器结构[J].微电子学,2004,34(5):582-585,588.
作者姓名:王黎明  刘贵忠  刘龙  刘洁瑜
作者单位:西安交通大学,电子与信息工程学院,陕西,西安,710049
基金项目:国家自然科学基金(60272072),"跨世纪优秀人才"培养计划资助项目(2000年度)
摘    要:提出了一种在FPGA器件上实现的流水线并行FIR滤波器结构。首先比较了FIR滤波器三种硬件实现所用的资源,然后在理论上推出该流水线并行结构滤波器的实现方法及其可行性,给出了硬件实现模块。实验结果表明,这种改进滤波器结构实现的算法可以灵活地处理综合的面积和速度的约束关系,使设计达到最优。

关 键 词:FIR滤波器  VHDL  FPGA  流水线  并行结构
文章编号:1004-3365(2004)05-0582-04

An FPGA Based Parallel Pipelined FIR Filter Architecture
WANG Li-ming,LIU Gui-zhong,LIU Long,LIU Jie-yu.An FPGA Based Parallel Pipelined FIR Filter Architecture[J].Microelectronics,2004,34(5):582-585,588.
Authors:WANG Li-ming  LIU Gui-zhong  LIU Long  LIU Jie-yu
Abstract:A parallel pipelined FIR filter implemented in FPGA is presented. Resources needed for 3 different hardware implementations of the FIR filter are compared. Method for implementation of the parallel pipelined filter is derived from theory,and its feasibility is demonstrated. The implemented modules are analyzed and experimental results are provided. Experiments show that the area and speed restrictions of the synthesis can be flexibly optimized by using the improved algorithm of the proposed FIR filter architecture.
Keywords:FIR filter  VHDL  FPGA  Pipeline  Parallel architecture
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号