首页 | 官方网站   微博 | 高级检索  
     

一种宽带Chirp-DDS及其FPGA实现
引用本文:金学哲,岂飞涛,高清运,秦世才.一种宽带Chirp-DDS及其FPGA实现[J].微电子学,2003,33(4):365-368.
作者姓名:金学哲  岂飞涛  高清运  秦世才
作者单位:南开大学,微电子科学系,天津,300071
摘    要:设计了一种宽带Chirp-DDS,并在Altera Flex 10K FPGA上予以实现。该结构包括32位流水线频率.相位累加器和ROM查找表。系统的时钟频率为100MHz,频率切换时间为0.68ps,建立时间为0.8μs,频率分辨率为0.02328 Hz,输出信号的频率范围为DC到40 MHz。

关 键 词:Chirp-DDS  线性调频  直接数字频率合成器  FPGA  逻辑设计
文章编号:1004-3365(2003)04-0365-04
修稿时间:2002年9月18日

A Wide-Band Chirp-DDS and Its Implementation on FPGA
Abstract:
Keywords:Chirp-DDS  Linear frequency-modulation  Direct digital frequency synthesizer(DDS)  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号