首页 | 官方网站   微博 | 高级检索  
     

数字下变频与脉冲压缩系统的设计与实现
引用本文:关涛,朱运航,常文革,黎向阳.数字下变频与脉冲压缩系统的设计与实现[J].雷达科学与技术,2010,8(2):133-138.
作者姓名:关涛  朱运航  常文革  黎向阳
作者单位:1. 国防科技大学电子科学与工程学院,湖南长沙,410073
2. 湖南信息职业技术学院,湖南长沙,410073
摘    要:数字下变频与脉冲压缩一直是雷达信号处理中的关键技术之一。应用现场可编程门阵列(FPGA)的IP核技术,研究了一种基于FPGA的数字下变频与脉冲压缩系统的实时实现方法。首先提出了系统的整体结构,然后介绍了数字下变频模块、脉冲压缩模块及接口模块的设计方法。在单片FPGA上实现了对实际采集的中频Chirp信号进行8K点或2K点可变点数的数字下变频与脉冲压缩处理,通过与Matlab软件计算结果的对比,验证了FPGA实时计算的正确性。最后分析了系统的可实现性与实时性。

关 键 词:雷达  数字下变频  脉冲压缩  现场可编程门阵列  

Design and Implementation of Digital Down-Conversion and Pulse Compression System
GUAN Tao,ZHU Yun-hang,CHANG Wen-ge,LI Xiang-yang.Design and Implementation of Digital Down-Conversion and Pulse Compression System[J].Radar Science and Technology,2010,8(2):133-138.
Authors:GUAN Tao  ZHU Yun-hang  CHANG Wen-ge  LI Xiang-yang
Affiliation:1.School of Electronic Science and Engineering/a>;NUDT/a>;Changsha 410073/a>;China/a>;2.Hunan College of Information/a>;China
Abstract:Digital down-conversion(DDC) and pulse compression are always the key technologies in radar signal processing.This paper,taking advantage of the FPGA IP core technology,introduces a way of real-time implementation of digital down-conversion and pulse compression system based on FPGA.The structure of system is first proposed,and then the designs of DDC,pulse compression module and the interface module are introduced.The IF(Intermediate Frequency) sampled 8K or 2K point Chirp signal is processed by the system...
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《雷达科学与技术》浏览原始摘要信息
点击此处可从《雷达科学与技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号