首页 | 官方网站   微博 | 高级检索  
     

基于FPGA的FIR数字滤波器 算法的改进及仿真
引用本文:韩建,何学兰,魏运峰.基于FPGA的FIR数字滤波器 算法的改进及仿真[J].光学仪器,2013,35(5):13-13.
作者姓名:韩建  何学兰  魏运峰
作者单位:东北石油大学 电子科学学院,黑龙江 大庆163318;东北石油大学 黑龙江省高校校企业共建测试计量技术及仪器仪表研发中心,黑龙江 大庆163318;东北石油大学 电子科学学院,黑龙江 大庆163318;东北石油大学 黑龙江省高校校企业共建测试计量技术及仪器仪表研发中心,黑龙江 大庆163318;东北石油大学 电子科学学院,黑龙江 大庆163318;东北石油大学 黑龙江省高校校企业共建测试计量技术及仪器仪表研发中心,黑龙江 大庆163318
基金项目:黑龙江省科技厅自然科学基金项目(F201108)
摘    要:为了减少FPGA综合时FIR滤波器硬件资源的占用,提高运算速度,在分析分布式算法基础上,提出分布式算法的改进算法,以解决分布式算法大量占用存储器空间的问题,提高硬件资源的使用率和运算速率。在QuartusII软件环境下,结合算法进行了仿真。验证了算法的正确性和有效性。

关 键 词:FPGA  FIR数字滤波器  改进算法  仿真

Simulation and improvement of digital filters algorithm based on FPGA
HAN Jan,HE Xuelan and WEI Yunfeng.Simulation and improvement of digital filters algorithm based on FPGA[J].Optical Instruments,2013,35(5):13-13.
Authors:HAN Jan  HE Xuelan and WEI Yunfeng
Affiliation:1. College of Electronics Science, Northeast Petroleum University, Daqing 163318, China; 2. The University-enterprise RD Center of Measuring and Testing Technology 〉 Instruments and Meters Engineering in Heilongjiang Province, Northeast Petroleum University, Daqing 163318, China)
Abstract:In order to greatly reduce the occupied resources of FPGA and improve calculating speed, a new algorithm that could improve the distributed algorithm is presented to solve the problem of saving memory and improving utilization and arithmetic speed. Simulation verification concerning this method is carried out in Quartus environment. Simulation proves the correctness and effectiveness of the algorithm.
Keywords:FPGA  digital filters  improvement algorithm  simulation
本文献已被 维普 等数据库收录!
点击此处可从《光学仪器》浏览原始摘要信息
点击此处可从《光学仪器》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号