首页 | 官方网站   微博 | 高级检索  
     

基于DDR2控制器的主从结构DLL的研究与设计
引用本文:谢凤英,陈圣兵.基于DDR2控制器的主从结构DLL的研究与设计[J].中国集成电路,2009,18(3):44-47.
作者姓名:谢凤英  陈圣兵
作者单位:1. 中国电子科技集团公司第三十八研究所,安徽合肥,230031
2. 安徽大学计算智能与信号处理教育部重点实验室,安徽合肥,230039
摘    要:提出了一种适用于DDR2控制器的主从结构的DLL的研究与设计,在不同的工艺、电压和温度(PVT)条件下,DLL所产生的时钟保证DDR2在读数据时,数据经过传输线传输后能被正确的采样;写数据时,DLL产生的时钟能精准地控制倍率转化。模拟仿真结果表明在0.13μm CMOS工艺下,该结构具有良好的性能特性,满足设计要求。该结构同样可用于其它需要固定延迟的电路。

关 键 词:DDR2  倍率转换  主从延迟锁定环

A Master-slave Delay-locked Loop Structure for DDR2 Controller
XIE Feng-ying,CHEN Sheng-bin.A Master-slave Delay-locked Loop Structure for DDR2 Controller[J].China Integrated Circuit,2009,18(3):44-47.
Authors:XIE Feng-ying  CHEN Sheng-bin
Affiliation:1.CETC No.38 Research Institute;Hefei 230031;China;2.Key Lab of IC&SP;Ministry of Education;Anhui University;Hefei 230039;China
Abstract:Master-slave delay locked loop structure for DDR2 SDRAM's controller is presented. The data from DDR SDRAM can be correctly sampled after the transmission in PCB in different process, voltage and temperature ( PVT ). The accurate clocks supplied by MDLL sample the data from single data rate to double data rate when writing data to SDRAM. The structure is successfully verified by using 0.13 μ m CMOS technology in Virtuoso Spectre simulation. This structure can also be used in other circuits where fixed delays are needed.
Keywords:DDR2
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号